# Глава 14. Архитектурные особенности вычислительных машин

Раньше назначение программ заключалось в управлении нашими вычислительными машинами, теперь назначение вычислительных машин состоит в исполнении наших программ.

Эдгар Дейкстра

# 14.1. Несоответствие скоростей работы процессора и оперативной памяти

Зло есть не что иное, как несоответствие между бытием и долженствованием.

Георг Вильгельм Фридрих Гегель

Для лучшего понимания тех важных архитектурных особенностей, которыми обладают современные компьютеры, сейчас будет оценена скорость работы различных устройств ЭВМ. Оперативная память персональных ЭВМ массового производства способна считывать и записывать данные примерно каждые 5-10 наносекунд (нс., 1 нс. =  $10^{-9}$  сек.). На современных ЭВМ это примерно 15-30 тактов ЦП), а процессор может выполнить машинную операцию над содержимым своих регистров менее, чем за 1 нс.  $^{i}$  [см. сноску в конце главы] После некоторого размышления становится понятным, что "что-то здесь не так".

Действительно, рассмотрим, например, типичную машинную команду [add eax, X]. Для выполнения этой команды процессор должен сначала считать из оперативной памяти саму эту команду (в рассматриваемой архитектуре это 6 байт), затем операнд X (это ещё 4 байта), потом произвести операцию сложения. Таким образом, процессор потратит на выполнение этой команды

(Чтение команды и числа) 10 байт \* 5 нс.+(Выполнение команды) 1 нс.=51 нс., причём собственно процессор будет работать только 1 нс., и 50 нс. будет ждать, пока команда и число не поступят из оперативной памяти на его регистры. Спрашивается, зачем делать процессор таким быстрым, если всё равно более 98% своего времени он будет ждать, пока производится обмен командами и данными между оперативной памятью и его регистрами? Налицо явное несоответствие в скорости работы оперативной памяти и процессора ЭВМ, для иллюстрации этого положения на рис. 14.1 показано соотношение роста скорости работы процессоров и оперативной памяти.



Рис. 14.1. Рост скорости работы процессора и оперативной памяти ЭВМ.

Итак, память работает значительно медленнее процессора, хотя, начиная с 2005 года, рост производительности процессора сильно замедлился, в основном это связано с тем, что тактовая частота процессора перестала расти. Первое, что приходит в голову для преодоления этого несоответствия, это увеличить на порядок скорость работы оперативной памяти. Технически это вполне возможно, однако при этом стоимость компьютера также сильно возрастёт, что, конечно же, недопустимо, так как эти дорогие ЭВМ просто не будут покупать в таких количествах, как сейчас. Кроме того, как вскоре будет ясно, одно лишь увеличение скорости работы оперативной памяти ненамного улучшит положение.

На современных ЭВМ проблема несоответствия скорости работы оперативной памяти и процессора решается в совокупности несколькими способами, которые сейчас и будут рассмотрены. Сначала, выяснив, что главным тормозом в работе является оперативная память, эту память стали делать таким образом, чтобы за одно обращение к ней она выдавала не по одному байту, а сразу по несколько байт с последовательными адресами. Для этого оперативную память разбивают на блоки (обычно называемые банками памяти), причём эти банки памяти могут работать параллельно. Этот приём называют расслоением памяти. Например, если память разбита на 4 банка, каждый из которых за одно обращение выдаёт один байт, то за одно обращение к ней можно сразу считать 4 байта, при этом байты с последовательными адресами располагается в разных банках памяти. Например, байт с адресом 1000 располагается в банке памяти с номером 0, байт с адресом 1001 — в банке памяти с номером 1 и т.д.

Таким образом, за одно обращение к памяти можно считать несколько команд или данных, расположенных в памяти подряд (т.е. в байтах с последовательными адресами). Поэтому понятно, почему оперативную память современных ЭВМ разбивают на 2, 4 и более банков. Например, в одном из первых суперкомпьютеров NEC SX/3 использовались 128 банков памяти. Сейчас обычно делают 2 или 4 банка, но один банк памяти выдаёт сразу 4 или 8 байт, соответственно адреса оперативной памяти тоже распределяются по банкам с шагом 4 или 8. За одно обращение такая память выдаёт сразу 8 или 16 байт с последовательными адресами, соответственно, шина данных, связывающая такую память с процессором, имеет не менее 64 или 128 линий.

Скорость работы оперативной памяти современных ЭВМ так велика, что требуется какое-то образное сравнение, чтобы это почувствовать. Можно подсчитать, что при частоте работы шины  $400~\rm Mr$ ц за одну секунду из оперативной памяти, можно прочитать порядка  $16*4*10^8$  байт. Если считать, что каждый байт хранит символ печатного текста и учесть, что на стандартной странице книги помещается примерно  $2000~\rm c$  символов, то получается, что за  $1~\rm c$  секунду процессор может прочитать из оперативной памяти  $32*10^5~\rm c$  страниц, т.е. библиотеку из  $6400~\rm t$  томов по  $500~\rm c$  страниц в каждом томе. Очень впечатляюще, не правда ли?

Легко, однако, вычислить, что, несмотря на эту огромную скорость, даже такая, обладающая расслоением по банкам, оперативная память продолжает тормозить работу процессора. Проведя заново расчет времени выполнения нашей предыдущей команды **add** eax, X получим:

5 нс. (чтение команды) + 5 нс. (чтение числа) + 1 нс. (выполнение команды) = 11 нс.

Как видно, хотя ситуация и несколько улучшилась, однако всё ещё 90% своего времени процессор вынужден ждать, пока из оперативной памяти поступят нужные команды и данные. Для того чтобы исправить эту неприятную ситуацию, в архитектуру современных компьютеров встраивается специальная память, которую называют *памятью типа кэш* (иногда кеш), или просто кэшем (cache). 1

Кэш делается на очень быстрых (и дорогих) интегральных схемах *статической* памяти SRAM и работает с такой же скоростью, как и сам процессор (на той же тактовой частоте), т.е. может, например, выдавать по 64 байта за такт. Такого рода память, в которой команды и числа не имеют адресов, как уже упоминалось, называется *ассоциативной* памятью.

Для программиста кэш является невидимой памятью в том смысле, что эта память не адресуемая, к ней нельзя обратиться из программы по какой-либо команде чтения или записи данных. Конечно, существуют привилегированные команды для работы с кэшем как с единым целым, это, например, команды очистки кэша от всех находящихся там команд и данных: invd (очистка без сохранения) и wbinvd (очистка с сохранением изменённых данных в оперативной памяти). Начиная с процессора Pentium 4 можно было выполнять и другие операции с этой памятью: prefetch (загрузит в кэш строку из оперативной памяти), clflush (очистить строку кэш). Кроме того, существуют и команды

<sup>&</sup>lt;sup>1</sup> Впервые термин *cache* (фр. *cacher* – прятать, т.е. это "тайная", спрятанная память) появился в 1968 году в журнале IBM System Jornal с лёгкой руки его редактора Лайла Джонсона (Lyle R. Johnson). Статья была посвящёна усовершенствованию памяти в компьютерах семейства IBM-360. Кэш-память впервые появилась в отечественной ЭВМ БЭСМ-6 в 1968 году, там она называлась "по-русски" *свехоперативной памятыю*. Более совершенная кэш-память была реализована в ЭВМ IBM-360 в 1969 году. В персональных ЭВМ кэш-память команд и данных появилась только в 1985 году в процессоре Intel 386.

машины, которые обмениваются данными с памятью, минуя кэш. Для эффективной работы программист должен учитывать особенности работы кэш памяти в своём алгоритме.

Процессор работает с кэшем по следующей схеме. Когда процессору нужна какая-то команда или данное, то сначала он смотрит, не находится ли уже эта команда или данные в кэше, и, если они там есть, читает их оттуда, не обращаясь к оперативной памяти, это называется кэш nonadanue (cache hit). Разумеется, если требуемой команды или данных в кэше нет, то случился npomax кэша (cache miss), и процессор вынужден читать их из относительно медленной оперативной памяти, сначала считывая данные в кэш, а затем получая их из кэша. Стоит также заметить, что вместе с требуемыми байтами в кэш одновременно попадают и определённое количество соседних с ними байтов памяти. Обычно это называется строкой (или линейкой) кэш памяти (cache line), типичная длина строки 64 байта, что как будет видно далее, является очень полезным для увеличения быстродействия ЭВМ.

Аналогично, при записи данных процессор записывает их в кэш, и помечает, что эта строка теперь не совпадает со строкой в оперативной памяти. Особая ситуация складывается, если требуется что-то записать в кэш, а свободной строки там нет. В этом случае по специальному алгоритму из кэша удаляются некоторые строки, обычно те, к которым дольше всего не было обращения из процессора, это алгоритм LRU (Least Recetnly Used). Проще всего это сделать, если вести очередь обращений к данным в кэше, при этом при каждом чтении или записи данных в некоторую строка, эта строка ставится в начало такой очереди. Легко понять, что тогда в конце очереди автоматически соберутся те строки кэша, к которым дольше всего не было обращения. При этом, если эти данные в кэш памяти изменялись, то они переписываются в оперативную память, причём возможна так называемая отложенная запись (lazy write), когда строки кэша сначала помещаются в небольшой временный буфер (write buffer), а "настоящая" запись в оперативную память будет производится, когда эта память не занята другими (более срочными) обменами. Можно сказать, что это "кэш для кэша". Польза отложенной записи заключается ещё и в том, что если до "настоящей" записи в оперативную память программе опять понадобится строка кэша из буфера записи, то она возвращается в кэш без её чтения из оперативной памяти.

Проведённое программное моделирование работы кэш-памяти показало, что, как ни странно, алгоритм удаления *случайной* строки по эффективности практически не отличается от остальных стратегий (такой алгоритм, например, реализован в процессорах фирмы AMD). В архитектуре многих ЭВМ кэш разделяется на кэш команд и кэш данных. іі [см. сноску в конце главы] При этом обычно команды в программе запрещается менять, поэтому в кэш команд не производится запись, что позволяет упростить его реализацию.

Таким образом, в кэше автоматически накапливаются <u>наиболее часто используемые</u> команды и данные выполняемой программы, например, все команды не очень длинных циклов после их первого выполнения будут находиться в памяти типа кэш. Часто говорят, что кэш образует *буфер* между быстрой регистровой памятью процессора и относительно медленной оперативной памятью (буфером обычно называется устройство, сглаживающее неравномерность скорости работы других взаимодействующих между собой устройств). Количество промахов кэша на современных процессорах меньше 5% от общего числа обращений в память. На рис. 14.2 показана схема взаимодействия процессора и оперативной памяти с использованием кэша.<sup>iii</sup> [см. сноску в конце главы]



Рис. 14.2. Схема обмена с использованием памяти типа кэш.

Как видно из алгоритма работы кэша, он весьма "болезненно" реагирует на прерывания, так как при этом производится переключение на  $\partial pyzyo$  программу. При этом команды и данные в кэше, относящиеся к прерванной программе, постепенно вытесняются командами и данными новой программы. Таким образом, при возобновлении счета прерванной программы команды и данные в кэше

будет необходимо обновить (заново считать из ОЗУ), что замедляет счет программ при частых прерываниях. Смена большой части кэш памяти (первого уровня) может обойтись в десятки и сотни тысяч процессорных тактов, поэтому, как уже говорилось, сигнал прерывания от внешних устройств направляется ядру, занятому наименее приоритетной работой.

Когда случается промах кэша, то приходится достаточно долго ждать, пока из кэша следующего уровня или из оперативной памяти считается нужная строка. Исходя из этого, специальный механизм предвыборки производит *опережающее* чтение строк из оперативной памяти в кэш, пытаясь угадать, какие команды и данные вскоре понадобятся. В простейшем случае просто читаются следующие строки, уповая на то, что по принципу локальности программа движется по памяти последовательно. Более интеллектуальная предвыборка учитывает статистику промахов кэша, пытаясь предсказать поведение конкретной программы (так работают процессоры х86, начиная с Pentium 4). Кроме того, современные процессоры позволяют программисту на Ассемблере (и компиляторам), используя команду **prefetch** { 0, 1, 2 } m8 , заблаговременно загружать нужные строки в кэш-память:

```
prefetch0m8;Загрузить строку в кэшL1, L2, L3prefetch1m8;Загрузить строку в кэшL2, L3prefetch2m8;Загрузить строку в кэшL3
```

К сожалению, для повышения эффективности никаких проверок на "чужую" память не делается.

Как уже говорилось, память типа кэш строится из очень быстрых и, следовательно, дорогих интегральных схем, поэтому из экономических соображений её объём сравнительно невелик, примерно 5% от объёма оперативной памяти. Однако, несмотря на свой относительно малый объём, кэш вызывает значительное увеличение скорости работы ЭВМ, так как по статистике примерно 90-95% всех обращений из процессора за командами и данным производится именно в память типа кэш.<sup>2</sup>

В качестве примера будет рассмотрена одна из простейших реализаций памяти типа кэш, так называемый кэш прямого отображения (Direct Mapped Cache), смысл этого названия вскоре будет ясен из алгоритма его работы. Пусть размер оперативной памяти ЭВМ составляет 1 Мб (2<sup>20</sup> байт), и выберем объем кэш памяти равным 1/32 от объема оперативной памяти, это 32 Кб (2<sup>15</sup> байт), что составляет около 3% от объема оперативной памяти. Далее, разобьём всю оперативную память на участки размером по 32 Кб, такие участки обычно называются страницами, как видно, здесь размер страницы совпадает с размером самого кэша. Каждую страницу, как находящуюся в оперативной памяти, так и страницу кэша, в свою очередь, будем рассматривать как состоящую из строк длиной по 16 байт. Таким образом, имеем

```
Вся память 2^{20} = (2^5 \text{ страниц}) * (2^{11} \text{ строк}) * (2^4 \text{ байт}).
```

Тогда 20-разрядный физический адрес любого байта оперативной памяти тоже можно разбить на три поля: адрес (номер) страницы (5 бит), адрес строки в странице (11 бит) и адрес байта в строке (4 бита):

| 19         | 15 | 14 |          | 4 | 3   | 0     |
|------------|----|----|----------|---|-----|-------|
| № страницы |    |    | № строки |   | № 6 | байта |

Теперь каждую строку в кэш памяти (это 16 байт или 128 бит) снабдим шестью дополнительными битами, пять из которых будут хранить номер некоторой страницы оперативной памяти, а в шестом бите будет содержаться признак изменения строки в кэш памяти, это так называемый грязный (dirty) бит (0 – из строки было только чтение, 1 – была запись). Объём этой дополнительной (служеб-

 $^{1}$  К счастью, в современных ЭВМ большинство контроллеров кэш-памяти позволяют обращаться к *другим* строкам кэша *параллельно* с чтением из памяти в кэш "промахнувшейся" строки (так называемая *не блокируемая* кэш-память).

<sup>&</sup>lt;sup>2</sup> На старых персональных ЭВМ для изучения влияния памяти типа кэш на производительность компьютера можно было произвести такой эксперимент. Сначала замеряется усредненная производительность ЭВМ с помощью какой-нибудь предназначенной для этого программы. После этого при перезагрузке машины память типа кэш отключается в настройках ВІОЅ, и снова замеряется производительность компьютера, которая при этом снижается в несколько раз. Главное, после этого эксперимента не забыть включить обратно на своем компьютере память типа кэш <sup>⊙</sup> .На персональных компьютерах новых моделей возможность отключать кэш из ВІОЅ обычно не предусмотрена, как совершенно бесполезная в практической работе пользователя. Кэш память в современных процессорах фирмы Intel можно отключить с помощью привилегированных команд установкой флага СD (Cache Disable) в управляющем регистре СR0.

ной) памяти составляет всего около 6% кэш памяти (6 бит/16 байт), что незначительно увеличивает обший объём кэша.

Алгоритм работы процессора при наличии такой кэш памяти будет заключаться в следующем. Сначала из физического адреса байта, по которому необходимо обратиться в оперативную память, выделяется номер строки (разряды с 4 по 14), и проверяется строка в кэш памяти с этим же номером. Если номер страницы, приписанный данной строке в кэше, совпадает с номером той страницы, к которой необходимо обратиться, то нужный байт уже находится именно в этой строке кэша, и обращаться в оперативную память не надо. В противном случае строку с данным номером в кэш памяти необходимо сменить на строку с этим же номером из нужной страницы оперативной памяти. Разумеется, при такой замене сначала проверяется бит-признак изменения этой строки в кэш памяти, если строка менялась, то её, конечно, надо записать на своё место в оперативной памяти.

Таким образом, получается, что, если некоторая строка оперативной памяти присутствует в кэше, то она находится в нём на том же месте, что и в своей странице оперативной памяти. Именно поэтому так организованный кэш и называется кэшем прямого отображения (строк из страниц оперативной памяти на строки кэш памяти). Заметим, что если случился промах кэша, то из оперативной памяти считывается в кэш сразу вся строка (в нашем примере 16 байт), это занимает всего одно обращения к оперативной памяти при её четырёхкратном расслоении и 128-битной шине данных (и дополнительное обращение, если в строку была запись).

Описанный выше кэш прямого отображения быстро работает и его просто реализовать, но он имеет и существенный недостаток. Заметим, что, если попеременно обращаться к байтам с одинаковыми номерами в двух страницах оперативной памяти, то строки из этих страниц будут всё время сменять друг друга в кэш памяти (это называется труднопереводимым термином trashing). Такая ситуация, конечно, весьма негативно скажется на скорости выполнения программы. Современные компьютеры снабжаются более сложно устроенной кэш памятью, в которой вероятность описанной выше неприятной ситуации значительно ниже. Обычно это так называемые многоканальный и полностью ассоциативный кэш (Fully-Associative Cache), его устройство напоминает хэш-таблицы, элементом которой является строка кэша, состоящая из пары <адрес,данные>.

Для ещё большего увеличения скорости чтения и записи команд и данных процессором можно включить в архитектуру не один, а два и даже три последовательно подключённых кэша. При этом самый внутренний (т.е. ближайший к процессору) кэш называется кэшем первого уровня (L1 – Level 1), следующий – второго уровня (L2), и т.д. Кэши L1 и L2 обычно располагается прямо в процессоре (там же, где регистры), а кэш L3 – на отдельной микросхеме. Чтения данных из L1 кэша требует (по сравнению с регистрами) примерно 3 такта, L2 – 10 тактов, L3 – 30 тактов, а из оперативной памяти – уже 100-200 тактов.

В многоядерных процессорах архитектуры x86 у каждого ядра свой кэш первого уровня L1, а вот кэши L2 и L3 могут быть как свои у каждого ядра, так и общие, это порождает большие проблемы согласования данных, так как одно ядро может читать из ячейки, которая уже модифицирована в кэш-памяти другого ядра. Для согласования данных принимаются специальные меры как на аппаратном (так называемые протоколы целостности (consistency) и когерентности (coherency) кэш-памяти), так и на программном уровнях. (см. сноску в конце главы)

Здесь, однако, необходимо уяснить для себя следующее. Успешное применение памяти типа кэш (как, впрочем, и изученного ранее расслоения памяти) базируется на свойстве локальности программ, это свойство уже упоминалось при изучении близких относительных переходов. Свойство локальности заключается в том, что выполняемые команды и обрабатываемые данные программы не разбросаны по памяти в хаотическом беспорядке, а обнаруживают тенденцию группироваться в некоторые относительно небольшие области. Это, например, команды в теле циклов, данные внутри массивов, близко расположенные переменные в выражениях и т.д. Особенно эффективны стековые кадры процедур, при возврате они уничтожаются, но остаются в кэш памяти, что позволяет эффективно использовать их в следующих вызовах процедурах.

Конечно, можно специально написать программу, не обладающую свойством локальности, такая программа будет после каждой команды случайным образом переходить на выполнение следующей команды в любой части программы, а обрабатываемые данные также выбирать из областей памяти со случайными адресами. Так вот, Вам необходимо понять, что при выполнении такой "нелокальной" программы кэш будет бесполезен (и даже вреден). Конечно, это верно только тогда, когда объём ко-

манд и данных такой "нелокальной" программы будет существенно превышать размер памяти типа кэш (что, впрочем, обычно выполняется для большинства программ). <sup>1</sup>

При работе с кэш памятью из неё в буфер команд и буфер данных конвейера читается сразу по одной строке (обычно 64 байта). Вот теперь, на ЭВМ с памятью типа кэш, наша рассмотренная выше команда add eax, х будет при уже прочитанных из кэша строки команд и строки данных, выполняться за время

1 нс. (чтение команды) + 1 нс. (чтение числа X) + 1 нс. (выполнение команды) = 3 нс.

Как видно, ситуация коренным образом улучшилась, хотя всё равно получается, что сам процессор работает только примерно 30% от времени выполнения команды, а остальное время ожидает поступления на свои регистры команд и данных. Для того чтобы исправить эту неприятную ситуацию, конструкторам пришлось снова существенно изменить архитектуру процессора.

## 14.2. Конвейерные ЭВМ

Ничего особенно не трудно, если разделить работу на небольшие части.

Генри Форд

Как уже говорилось, современные ЭВМ могут одновременно выполнять несколько команд. Для этого они должны либо иметь несколько центральных процессоров (ядер), либо процессор такого компьютера строится по так называемой *конвейерной* (pipeline) архитектуре. Сейчас будет рассмотрена схема работы таких конвейерных ЭВМ.

Выполнение каждой команды любым процессором, как уже известно, состоит из нескольких шагов, обычно называемых *микрооперациями*. Можно, например, выделить следующие основные шаги выполнения команды:

- 1. Выбор команды из буфера команд (этот буфер непрерывно пополняется из кэша).
- 2. Определение кода операции (так называемое декодирование команды).
- 3. Вычисление адресов операндов.
- 4. Выбор операндов из оперативной памяти (или кэша) на регистры арифметико-логического устройства.
- 5. Выполнение требуемой операции (сложение, умножение, сдвиг и т.д.) над операндами на регистрах арифметико-логического устройства.
- 6. Запись результата операции и выработка флагов.

В конвейерных ЭВМ процессор состоит из нескольких блоков, каждый из которых выполняет один из перечисленных выше шагов команды. Эти блоки стараются строить так, чтобы все они выполняли свою работу по выполнению шага команды за одно и то же время. Более точно, такт работы выбирается таким, чтобы успеть выполнить самый длинный шаг конвейера (для современных процессоров это 0.3-0.5 нс.). Теперь понятно, что такие блоки можно заставить работать параллельно, обеспечивая, таким образом, одновременное выполнение процессором нескольких последовательных команд программы. На рис. 14.3 приведена схема работы процессора конвейерной ЭВМ, направление движения команд на конвейере показано толстой серой стрелкой.

<sup>&</sup>lt;sup>1</sup> Для продвинутых читателей. Процессор предоставляет программисту на Ассемблере средства для управления размещением данных к кэш-памяти. Это можно делать, используя так называемые не временные команды, они могут обмениваться данными с памятью, минуя кэш. Например, команда wmovdqa ymm0, m256 читает 32 байта из памяти на регистр ymm0, как всегда, оставляя копию в кэше данных первого уровня, а вот команда wmovdntqa ymm0, m256 читает данные из памяти напрямую, не оставляя копию в кэше (и удаляя из кэша старую копию этих данных, если они там были). Буквы NT в коде операции означает Non-Temporal, т.е. это данные "не временные" (не обладающие временной локальностью), они в ближайшее время процессору не понадобятся, и пусть они лучше не "засоряют" кэш.

<sup>&</sup>lt;sup>2</sup> Впервые принцип конвейерной обработки машинных команд сформулировал академик С.А. Лебедев в 1955 году на конференции в Дармштадте (ФРГ), он называл его "принципом водопровода". Первый конвейер из четырех шагов был реализован в 1963 году на машине ATLAS. Простой конвейер имела и отечественная ЭВМ БЭСМ-6, серийно выпускавшаяся с 1968 года, в то время она была одной из самых быстродействующих в мире (1 миллион операций с вещественными числами в секунду). На *персональных* ЭВМ конвейер (пятиступенчатый) впервые реализован только в 1989 году в процессоре Intel 486. В 1995 в процессоре Pentium было уже два конвейера.



Рис. 14.3. Схема работы конвейера.

Так как выполнение каждой команды разбито на шесть шагов, то одновременно на нашем конвейере может находиться до шести команд программы. Из показанной схемы понятно, почему такие ЭВМ называются конвейерными. Как, например, на конвейере автомобильного завода одновременно находятся несколько машин в разной стадии сборки, так и на конвейере процессора находятся несколько команд в разной стадии выполнения. Надо отметить, что теперь в процессоре уже нет привычного для прежних ЭВМ регистра команд, на котором располагается текущая выполняемая команда. Вместо этого, как уже упоминалось, поток выполняемых команд располагается в специальных буферах команд, они часто называются буферами предвыборки команд.

Сначала следует отметить хорошее свойство такого конвейера: хотя выполнение каждой команды, как в этом примере, занимает шесть шагов, однако *на каждом шаге* с конвейера "сходит" полностью выполненная команда. Таким образом, использование такого рода конвейера позволяет, в принципе, в шесть раз повысить скорость выполнения программы.

Вот теперь, после введения в архитектуру ЭВМ конвейера, наконец, достигнуто *соответствие* скорости работы процессора и памяти. Действительно, если предположить, что каждое из шести устройств на конвейере выполняет свой этап обработки команды за 1 нс., тогда каждая команда выполняется на конвейере за 6 нс., и за это время процессор успевает произвести все необходимые обмены и командами и данными с памятью (чаще всего из кэша). В то же время, как уже отмечалось, скорость выполнения *потока команд* процессором получается в 6 раз больше за счет работы конвейера. Поэтому и говорят, что, например, компьютер, работает со скоростью 10<sup>9</sup> операций в секунду, (то есть, как бы выполняет по одной команде каждую наносекунду), хотя Вы теперь знаете, что на самом деле выполнение каждой отдельной команды занимает в несколько раз больше времени.

Разумеется, как всегда, не всё обстоит так хорошо, как кажется с первого взгляда. Первая неприятность будет поджидать, если одна из следующих команд использует результат работы предыдущей команды, а это случается достаточно часто по самой сути алгоритма. Например, пусть есть фрагмент программы:

```
add al,[ebx]
sub X,al
inc ebx
inc edi
```

Для второй команды этого фрагмента нельзя выполнять операцию вычитания, пока первая команда фрагмента не запишет в регистр AL свой результат, т.е. выполнится полностью и не сойдёт с конвейера. Таким образом, вторая команды должна быть задержана на третьей позиции конвейера (на четвёртой позиции уже надо читать операнд из регистра AL, а этот операнд ещё не помещён в этот регистр). Вместе со второй командой из нашего примера остановится, конечно, и выполнение

<sup>&</sup>lt;sup>1</sup> Конвейеры современных ЭВМ могут разбивать выполнения команд и на большее число шагов. При числе шагов больше шести конвейер часто называют *суперконвейером*. Например, в процессоре Pentium-IV суперконвейер состоял из 20 более мелких шагов. Сейчас такие длинные конвейеры не используются, они плохо реагируют на прерывания и команды условных переходов. Устройство современного конвейера описано как дополнительный материал в конце этой главы.

<sup>&</sup>lt;sup>2</sup> Такая зависимость между данными называется в научной литературе RAW (Read after Write – чтение после записи, т.е. команда должна отложить чтение своего операнда до его записи одной из предыдущих команд). Существуют и две другие зависимости между данными: WAR (Write after Read – запись после чтения) и WAW (Write after Write – запись после записи). Постарайтесь понять, что не существует зависимости RAR (Read after Read). На современных конвейерах зависимости WAR и WAW для регистров не блокируют конвейер благодаря использованию так называемых *теневых* регистров (shadow registers), о чем будет говориться далее.

следующих за ней команд и на конвейере образуются два "пустых места", которые называют "пузырь" (pipeline bubble) или "ступор" конвейера (pipeline stall).

В таблице 14.1 показана схема движения команд из приведённого выше фрагмента программы на конвейере, каждая строка соответствует одному шагу работы конвейера, "пузыри" закрашены. Таким образом, выполнение этих команд заняло 11 тактов вместо минимально необходимых 9. Видно, что попадая на исполнительный блок конвейера, который не может выполнить свою работу, команда "тормозится" на нём до тех пор, пока эта часть обработки команды не сможет быть завершена. Ясно, что скорость выполнения всей программы, в которой есть много таких, как говорят, зависимостей по данным (иногда говорят конфликтов по данным), может при этом сильно упасть. Зная такую особенность работы, "умный" конвейер, исправляя оплошность программиста, может работать с нарушением исходного порядка выполнения команд в машинной программе (Out of Order Execution), получив, например, такой эквивалентный фрагмент программы: [см. сноску в конце главы].

add al,[ebx]
inc ebx
inc edi
sub X,al

Таблица 14.1. Движение команд по конвейеру

| Выборка                 | Декодирова- Вычисление  |                         | Чтение                  | Выполнение              | Запись                  |
|-------------------------|-------------------------|-------------------------|-------------------------|-------------------------|-------------------------|
| 2210 op i.u.            | ние адресов             |                         | операндов               | операции                | результата              |
| <pre>add al,[ebx]</pre> |                         |                         |                         |                         |                         |
| sub X,al                | <pre>add al,[ebx]</pre> |                         |                         |                         |                         |
| inc ebx                 | sub X,al                | <pre>add al,[ebx]</pre> |                         |                         |                         |
| inc edi                 | inc ebx                 | sub X,al                | <pre>add al,[ebx]</pre> |                         |                         |
|                         | inc edi                 | inc ebx                 | sub X,al                | <pre>add al,[ebx]</pre> |                         |
|                         | inc edi                 | inc ebx                 | sub X,al                |                         | <pre>add al,[ebx]</pre> |
|                         | inc edi                 | inc ebx                 | sub X,al                |                         |                         |
|                         |                         | inc edi                 | inc ebx                 | sub X,al                |                         |
|                         |                         |                         | inc edi                 | inc ebx                 | <b>sub</b> X,al         |
|                         |                         |                         |                         | inc edi                 | inc ebx                 |
|                         |                         |                         |                         |                         | inc edi                 |

Вот теперь, если построить таблицу состояний конвейера при выполнении этого фрагмента, то легко увидеть, что ячейки конвейера уже не будут пустовать. Современные процессоры могут вести себя весьма "разумно", например, из цепочки команд:

mov eax,1
mov eax,2
mov eax,3

только последняя будет выполняться на конвейере, а две первые будут пропущены сразу после этапа их выборки в буфер команд и декодирования на микрооперации. Заметим, что иногда достаточно

<sup>1</sup> В архитектуре ЭВМ принят термин *латентности* (задержки – latency) выполнения машинной команды, это число машинных тактов, которые требуется для полного выполнения команды (включая такты ожидания). Кроме того, существует и понятие *пропускная способность* (throughput) – это количество команд, <u>независимых</u> по данным друг от друга, которые могут одновременно запускаться на исполнение за один такт. Полезным является и понятие *взаимной пропускной способности* (reciprocal throughput), это среднее время между началами выполнения команд, независимых друг от друга по данным.

Например, вещественное сложение **fadd** на процессоре Intel Core 2 имеет латентность 3 и пропускную способность 1. Это означает, что для выполнения команды надо 3 такта, но каждый такт можно запускать на выполнение новую такую команду, если она независима по данными от предыдуших команд. А вот целочисленное сложение **add** имеет латентность 1 и взаимную пропускную способность 0.33-0.5, т.е. команда выполняется за один такт, но каждый такт можно запускать на выполнение 2-3 такие команды (в зависимости от наличия свободных исполнительных устройств конвейера). Целое деление **div** является сложной операцией, оно имеет имеет латентность 20-80 (в зависимости от значений операндов, длинные числа делить сложнее, вспомним школьное деление в столбик.

). Деление имеет взаимную пропускную способность 20-40, т.е. две команды деления параллельно вообще не выполняются.

<u>Для продвитутых в матане</u>. Обычно команда деления реализуется через команды умножения, эта операция использует таблицы коэффициентов при вычислении интерполяционного многочлена для функции f(y) = 1/y: div(x, y) = x\*(1/y). [см. сноску в конце главы]

просто переставить местами две команды и немного изменить их, чтобы убрать задержку, вызванную зависимостью по данным, например:

```
add ebx, 4
mov eax, [ebx]

mov eax, [ebx+4]
add ebx, 4
```

Отметим, однако, что в языке машины есть и так называемые команды *упорядоченного управления* (или *сериализации*), которые не поступают на конвейер, пока он полностью не освободится, т.е. не выполняться все предыдущие команды (точнее, не выполнятся все предыдущие обмены с памятью).<sup>1</sup>

Возможен и другой подход к борьбе с зависимостью по данным. Обнаружив, что следующая команда имеет зависимость по данным с предыдущей, можно прекратить загружать на конвейер команды данной задачи и начать загружать команды другой готовой к счету задачи (процесса). Ясно, что между командами независимых задачам зависимость по данным невозможна. Таким образом, на конвейере будут обрабатываться команды сразу двух программ. Ясно, что это возможно только в том случае, если в процессоре есть два набора всех регистров (общего назначения, сегментных, ЕТР, управляющих и т.д.) и каждая команда на конвейере знает, с каким именно набором регистров она работает. В этом случае можно сказать, что на одном реальном процессоре (например, с одним конвейером) реализованы два (а бывает, что и четыре) виртуальных процессора. Обычно такая технология называется аппаратной или одновременной многопоточностью (Simultaneous Multithreading) или гиперпоточностью (Нурег Threading). Заметим, что в этом случае надо реализовать и два контроллера внутренних прерываний. В персональных компьютерах эта технология была впервые реализована в процессоре Intel Pentium 4 в 2000 году.

Другая неприятность в работе конвейера случается, когда на него поступает команда *условного перехода*, по статистике это происходит через каждые 6-8 команд. Что надо делать после выполнения этой команды, производить переход в другое место программы, или же продолжить последовательное выполнение команд, выяснится только тогда, когда команда условного перехода сойдёт с конвейера. Так, спрашивается, из какой же ветви условного перехода выбирать на конвейер следующую команду? Это конфликт по управлению и обычно при конструировании конвейера для этого случая принимается одно из следующих двух решений.

<u>Во-первых</u>, можно поочерёдно выбирать на конвейер команды из *обеих* ветвей условного перехода. Разумеется, в этом случае половина команд будет выполняться зря и их потом придётся "недоделанными" выбросить с конвейера. В литературе этот метод называется *спекулятивным выполнением* программы. Режущее для российского уха название связано с неудачным выбором значения английского термина speculative: лучше переводить его не как *спекулятивный*, а как *умозрительный*, имея в виду умозрительное, а не настоящее движение алгоритма сразу по двум ветвям условного перехода, что, конечно, противоречит самой сути вычислительного процесса.

<u>Во-вторых</u>, можно выбирать команды из наиболее *вероятной* ветви условного оператора. Например, очевидно, что в нашем компьютере для команды цикла **loop** переход на повторение тела цикла значительно более вероятен, чем выход из цикла вниз на следующую команду. В том случае, если выбранная ветвь оказалась неправильной, то все её команды на конвейере помечаются как "поддельные" (bogus instructions) и исключаются из вычислительного процесса.

Надо также сказать, что при использовании конвейера, команды циклов **loop** и **rep** могут вообще не загружаются на конвейер. Вместо этого электронные схемы обнаружения циклов (loop stream detector) записывают тело цикла в специальный буфер (длиной 20-30 команд), после чего, как говорят, линеаризируют (разворачивают) цикл (loops unrolling), т.е. последовательно подают на конвейер команды из тела цикла столько раз, сколько предписывается счетчиком цикла в регистре ЕСХ.

<sup>&</sup>lt;sup>1</sup> Это, например, команда **cpuid**, которая выдаёт технические характеристики процессора, команда возврата из прерывания **iret** и команда **rdtscp** (об этой интересной команде будет рассказано позже). Следует отметить и команду **mfence** (memory fence – "забор", "ограда"), она "затормозит" конвейер примерно на 100 циклов, пока не завершатся все предыдущие операции обмена с памятью. Существуют и её более "слабые" формы **lfence** (load fence – ждёт окончания чтения) и **sfence** (store fence – ждёт окончания записи). Все эти команды по праву считаются самыми длительно выполняющимися командами.

Таким образом, на конвейере не будет самих команд циклов, которые тоже являются "вредными" командами условного перехода. <sup>1</sup>

Также по командам условного перехода процессор может накапливать для конкретной программы *статистику*, насколько часто та или иная команда осуществляет переход, а не естественное продолжение программы. При первом выполнении команды работает *статическое* предсказание условного перехода: бо́льшая вероятность приписывается процессором исполнению следующей команды, а не команды по адресу перехода (если метка находится *после* команды перехода). И, наоборот, для первого раза процессор предпочтёт переход, если метка расположена *перед* командой перехода (как в цикле с постусловием). Исходя из этого, оптимизирующие компиляторы с языков высокого уровня для оператора **if then else** первой располагают в памяти ветвь **then**, что может учитывать программист.

Далее включается метод динамического предсказанием ветвления (branch prediction). Например, уже процессором Pentium 4 в так называемом буфере адресов переходов BTB (Branch Target Buffer) накапливалась статистика о 4096 последних команд переходов, а в процессоре UltraSPARC III использовался аналогичный буфер на 16000 команд переходов. Вероятность перехода в ранних процессорах кодировалась одним битом ("был переход" или "не было перехода"), сейчас вероятность обычно кодируется двумя битами в таблице истории переходов ВНТ (Brunch History Table): вероятность перехода "очень маленькая" (strongly not taken), "маленькая" (weakly not taken), "большая" (weakly taken), "очень большая" (strongly taken). Систоску в конце главы]

Как предсказание ветвления, так и спекулятивное выполнения выдвигают новые требования к архитектуре компьютера. Например, что делать, если команда в какой-либо ветви записывает результат в регистр ЕАХ, хотя на самом деле эта ветвь выполняться не должна, т.е. содержимое регистра фактически испорчено? Для решения этой проблемы приходится реализовывать особые *теневые* регистры (shadow registers), в которые и производится запись, и лишь после того, как будет ясно, какая ветвь должна была выполняться, нужный теневой регистр копируется в соответствующий "настоящий" регистр. Например, в процессоре Pentium-IV было 128 таких теневых регистров, они не привязаны к конкретным регистрам (ЕАХ, ЕВХ, ЕІР и т.д.), а выделяются (назначаются) и освобождаются по мере необходимости.<sup>2</sup>

Как видно, команды условного перехода могут сильно замедлить работу конвейера. Как уже говорилось ранее, в современных процессорах x86 есть новые команды, позволяющие в некоторых случаях обойтись без условных переходов (branch free). В качестве простого примера рассмотрим фрагмент программы для вычисления  $z := \max(x, y)$ , где x, y и z – целые знаковые переменные:

```
mov eax,x
cmp eax,y
jge L
mov eax,y
```

С использованием команд условной пересылки этот фрагмент можно переписать в виде:

```
mov eax,x
cmp eax,y
cmovl eax,y; if eax<y then mov eax,y
mov z,eax</pre>
```

<sup>&</sup>lt;sup>1</sup> Не надо путать эту аппаратную линеаризацию циклов с аналогичным *разворачиванием циклов*, производимым оптимизирующими компиляторами с языков высокого уровня.

<sup>&</sup>lt;sup>2</sup> <u>Для продвинутых читателей</u>. Теневые регистры обычно объединяются в так называемый регистровый файл и являются очень важным ресурсом процессора. В современных процессорных ядрах они могут занимать до половины площади на кристалле ядра.

Необходимо также отметить, что алгоритмы для спекулятивного выполнения и предсказания переходов очень сложны, для своей реализации они, без преувеличения, требуют многих миллионов вентилей. Разумеется, такая, как говорят "программа в кремнии" содержит ошибки (аппаратные уязвимости процессора). Например, уязвимости с именами Spectre и Meltdown обнаружены в процессорах Intel в 2017 году, они позволяют программам-злоумышленникам, в обход защиты, читать данные из памяти ядра операционной системы. Это самые серьёзные ошибки, найденные в современных процессорах за последнее десятилетие, они разрушают защиту памяти по чтению. Пока, к сожалению, при устранении этих ошибок (патчи микрокода и ОС) резко возрастают расходы на системные вызовы.

Как видим, в этом фрагменте команд условного перехода больше нет (точнее, условное присваивание "спрятано" в самой команде **cmovl**), следовательно, нет и проблемы выбора ветви алгоритма, из которой надо читать команды на конвейер. К сожалению, несмотря на красоту идеи, замеры производительности показывают, что использование этих новых команд не всегда эффективно.

Более перспективным считается использование новых команд формата SIMD (Single Instruction Multiple Data), в которых одна команда обрабатывает сразу много данных. Эти новые наборы команд SSE (Streaming SIMD Extension) и AVX (Advanced Vector Extension) работают с данными на специальных векторных регистрах XMM0-XMM15 (128-разрядных), AVX2 регистрах YMM0-YMM15 (256-разрядных) и ZMM0-ZMM31 (512-разрядных), эти регистры находятся в арифметическом сопроцессоре. Уши сеноску в конце главы

Как и при записи из кэш памяти в ОЗУ, сначала результаты выполнения команд на конвейере записываются в так называемые буфера записи/хранения (write/store buffer), а лишь потом в кэш память. Часто это оказывается очень выгодно, например:

```
add X,1
....
add eax,X
```

Здесь переменная X, попав в буфер отложенной записи конвейера, тут же снова читается из него на регистр, не успевая попасть даже в кэш-память! <sup>1</sup> Этот хитрый приём почему-то называется опережающей записью (store forwarding), он без задержек обрабатывает такие пары команд.

Далее, как уже отмечалось ранее, конвейер весьма болезненно реагирует на прерывания, так как при этом производится автоматическое переключение на другую программу и конвейер приходится полностью очищать от частично выполненных команд предыдущей программы.<sup>2</sup>

Ещё одна неприятность, связанная с функционированием конвейера, подстерегает нас, когда в программе возникает аварийная ситуация (в русскоязычной литературе сокращённо ABOCT). Это может быть деление на ноль, выполнение привилегированной команды в режиме пользователя, попытка нарушения защиты памяти, неверный код операции и т.д. Заметим, что теперь обработчик прерывания аварийной ситуации часто не сможет однозначно определить то место (конкретную команду) в программе пользователя, где возникла эта ситуация.

Действительно, аварийную ситуацию может вызвать любая команда, находящаяся на конвейере, это, естественно, вызывает трудности при отладке программ (появляются, как их называют в специальной литературе, "неопределённые" прерывания, т.е. прерывания с неопределённым местом их возникновения в программе). Заметим, что при выполнении на конвейере условных переходов вообще возможны "ложные" прерывания в той ветви условного перехода, которая на самом деле не должна была выполняться. Здесь приходится идти на беспрецедентный шаг и откладывать обработку такого "сомнительного" прерывания до того момента, пока команда условного перехода не сойдёт с конвейера, и можно будет определить, произошло ли это прерывание "на самом деле".

Ситуация ещё более запутывается, если в компьютере есть несколько конвейеров с общим буфером предвыборки команд, например, один конвейер команды плавающей арифметики, а два других — все остальные команды. Пары команд, которые можно параллельно исполнять на двух конвейерах, называются *спаренными* (pairing), такие команды не должны иметь зависимостей по данным.

В случае с двумя (или более) конвейерами, например, команда, стоящая в некотором фрагменте программы второй, может завершиться раньше, чем команда, стоящая первой. Спрашивается, с какой команды возобновить выполнение программы после возврата из прерывания? Обычно результаты таких команд накапливаются в одном из буферов чтения/хранения, описанных при изучении кэшпамяти, а потом уже в правильном порядке (in order) эти результаты записываются в кэш.

Заметим, что если в процессоре реализована многопоточность, о которой говорилось ранее, то на конвейере одновременно выполняются команды из pазныx независимых вычислительных процессов

 $<sup>^{1}</sup>$  <u>Для продвинутых читателей</u>. Требуется, чтобы переменная X не пересекала границу строки кэш памяти, иначе будет задежка на 4-5 тактов.

<sup>&</sup>lt;sup>2</sup> На больших и супер-ЭВМ для целей более эффективного использования конвейера обработку всех прерываний от внешних устройств обычно поручают одному из каналов ввода/вывода (периферийных процессоров), что позволяет не прерывать работу конвейера *центрального* процессора. Архитектура компьютера с каналами ввода/вывода будет изучаться далее.

или разных потоков (нитей) одного процесса. Это позволяет снизить зависимость по данным между соседними командами и уменьшить простои конвейера.

Для примерной оценки скорости выполнения некоторого фрагмента машинной программы можно использовать команду без явных операндов rdtsc (код операции 0F31h), эта команда возвращает в регистровой паре <EDX: EAX> значение системного счетчика тактовых импульсов TSC (ReaD Time Stamp Counter) процессора. По некоторым соображениям, вместо rdtsc лучше использовать команду rdtscp, которая дополнительно возвращает в регистре ECX номер процессорного ядра. В качестве примера рассмотрим три фрагмента программ на Ассемблере (см. Таблица 14.2), они реализуют оператор Паскаля

for ecx:=10000 downto 1 do eax:=eax+ecx

Таблица 14.2. Три фрагмента программ одинаковой вычислительной сложности

```
rdtscp
                        rdtscp
                                              rdtscp
 mov ebx, eax
                        mov ebx, eax
                                              mov ebx, eax
 mov ecx,10000
                        mov ecx, 10000
                                              mov ecx, 10000
L:add eax,ecx
                      L:add eax,ecx
                                            L:add eax,ecx
  loop L
                        dec ecx
                                              add eax,ecx
 rdtscp
                        jnz L
                                              add eax, ecx
  sub eax, ebx
                        rdtscp
                                              add eax,ecx
  outwordln eax
                        sub eax, ebx
                                              sub ecx, 4
                        outwordln eax
                                              jnz L
                                              rdtscp
                                              sub eax, ebx
                                              outwordln eax
```

Интересно отметить, что и компилятор языка Free Pascal даже на третьем уровне оптимизации шикл

```
for i:=1 to 10000 do x:=x+1
выполняет примерно за 70000 тактов, а цикл
      for i:=1 to 5000 do begin x:=x+1; x:=x+1 end
уже примерно за 35000 тактов.
```

#### 14.2.1. Конвейер современных процессоров

Не бойтесь поднапрячь мозги! Они от этого не лопнут.

Курт Воннегут. «Колыбель для кошки»



Конвейеры современных процессоров устроены весьма сложно. Например, на процессорах фирмы Intel в разных стадиях выполнения может находиться более 60 команд, за один такт декодируется сразу до 4-х команд. Процессоры, обладающие возможностью за один такт запускать на выполнения сразу несколько команд, называют суперскалярными (superscalar processor).1

В первом приближении конвейер современного процессора состоит из двух частей. Это головная часть конвейера (Front End) и оконечная часть (Back End). Front End отвечает за выборку команд и данных, декодирование команд и их разбиение на микрооперации. Васк End собственно выполняет микрооперации и записывает результаты.

В головной части конвейера сначала работает блок предвыборки команд (Instruction Prefetch). Просматривая программу вперёд на глубину около 4 Кб по предполагаемому пути её выполнения (с учётом предсказания переходов), производится предвыборка (prefetch) команд из оперативной памяти в L11 кэш. Эта работа производится в "фоновом" режиме, когда шины связи не заняты обслуживанием операций в исполнительных элементах (Execution Unit), подключённым к так называемым

<sup>&</sup>lt;sup>1</sup> Первым суперскалярным процессором принято считать ЭВМ CDC-6600, выпущенную в 1964 году.

*портам* конвейера. Найденные адреса нужных команд и данных помещаются в специальный буфер TLB (Translation Lookaside Buffer). 1

Затем выбранные команды участками по 32 байта помещаются в буфер предварительной дешифровки (Instruction Queue). В этом буфере производится разметка команд: определяются их граница и типы. По типу все команды языка машины подразделяются на простые и сложные, простые декодируются в одну-две микрооперацию, а сложные – в три и более. Список простых команд:

- 1. Пересылки.
- 2. Сложение, вычитание и логические.
- 3. inc, dec, push, pop и lea.
- 4. jmp, call, ret, jxx (только как вторая команда в паре и все near).

Далее параллельно работают четыре дешифратора (декодера) команд MITE (Micro-Instruction Translation Engine), один для сложных и три для простых команд. Они разлагают каждую команду языка машины на составляющие её микрооперации (microops, m-ops, uops, µops, читается мю-орс, жарг. мопы). Микрооперации являются "внутренним" языком процессора, они реализуют такие простые действия, как пересылка операндов с одного места памяти в другое, целочисленное сложение, сравнения значений на регистрах, некоторые сдвиги, логические операции **and**, **or** и **not** и т.п. Каждая микрооперация, в частности, содержит и ссылку на команду, в состав которой она входит.

Параллельно с дешифраторами работает предсказатель переходов (Brunch Predictor), управляя предвыборкой команд. Когда в программе встречается условный переход, буфер предвыборки начинает заполняться по новому пути из предсказанной ветви программы.

За один такт декодеры разлагают на микрооперации 4-5 команд. Дешифровка простых команд производится аппаратно, т.е. декодер для каждой такой команды "знает", на какие микрооперации она разлагается. Сложные команды дешифруются с помощью микроподпрограммы, записанной в специальной памяти MSROM (Microcode Sequencer ROM) объёмом несколько килобайт, в этой микроподпрограмме записано, на какие микрооперации разлагается команда. И, наконец, для самых сложных команд в качестве микрооперации остаётся вызов этой микроподпрограммы (обычно так есть условные операторы и циклы из микроопераций). В процессе дешифровки определяются заказы на чтения нужных областей данных, эти заказы отправляются в упомянутый ранее буфер TLB для предвыборки данных в L1D кэш. Оптимальным для работы дешифровщиков является схема следования команд в программе, обозначаемая как 4-1-1, где 4 — "длинная" команда, дешифруемая в 2-4 микрооперации, а 1 — "короткая" команда, дешифруемая в одну микрооперацию. К сожалению, каждый префикс тоже считается командой и дешифруется в одну микрооперацию.

Таким образом образуется буфер декодированных на микрооперации команд DIC (Decoded Instruction Cache или Decoded µорѕ Cache), который можно считать кэшем *нулевого* уровня (L0m), там хранятся уже не сами команды, а микрооперации; на предыдущих процессорах L0m назывался *кэшем трассы* программы (Trace Cache). Хотя микрооперации и хранятся здесь в "сжатом" виде (каждая микрооперация занимает 50-100 бит), но команда занимает существенно больше места, чем в L1I кэше. Объём кэша L0m составляет около 1-2 тысячи мопов (Кµорѕ, киломопы ♥)?). В этом кэше хранятся микрооперации примерно 1000 последних выполненных команд, вероятность нахождения нужной команды в L0m оценивается в 80%, так что нагрузка на декодеры резко падает. Кроме того, в L0m входит особый буфер цикла (Loop Buffer) примерно на 30-40 команд, выполнение команд тела цикла из этого буфера позволяет стабильно запускать до 6 операций за такт.

Далее микрооперации поступают в буфер переупорядочивания ROB (ReOrder Buffer) на примерно 200 микроопераций. Вместе с каждой микрооперацией в этом буфере содержаться и данные (точнее, номера так называемых физических регистров, содержащих данные), необходимые для выполнения этой микрооперации. Заметим, что одна микрооперация может по так называемой технологии Macro Fusion кодировать и две простые команды (они называются спаренными, fused), например, sub ecx, 1 + jne L. Спаренная микрооперация как бы расщепляется и выполняется параллельно сразу на двух портах конвейера. Кроме того, по технологии Micro Fusion две микрооперации могут сливаться в одну, выполняемую на одном порте конвейера. Эти технологии позволяют увеличить пропускную способность конвейера (среднее число команд за такт).

<sup>&</sup>lt;sup>1</sup> По запросам буфера TLB команды и данные поступают из кэшей L1I и L1D со скоростью 2х32 байта за такт, эта часть процессора потребляет много энергии и сильно греется.

Далее для каждой микрооперации назначаются для работы свои (теневые) регистры-синонимы из регистрового файла (Register Alias Table), таким образом, одна микрооперация может, например, писать в якобы "настоящий" (иногда говорят, *архитектурный*) регистр ЕАХ, в то время, как другая микрооперация читает из этого же регистра. Целочисленный регистровый файл содержит порядка двухсот 64-битных регистров, они заранее не привязаны к "настоящим" регистрам, выделяются и освобождаются по мере необходимости. Из этого же регистрового файла при необходимости выделяются и "теневые" регистры ЕFLAGS. Отдельно существует аналогичный регистровый файл для вещественных и векторных регистров. 

1

А вот теперь вступает в работу оконечная часть конвейера (Back-end). По мере готовности их операндов, микрооперации поступают в буфер ("станцию") резервации RS (Reservation Station), откуда и посылаются на исполнительные элементы (порты) конвейера. Отметим, что "пустые" команды (порты), ехсу ebx, ebx и т.д.) сразу помечаются как выполненные, а такие команды, как хог eax, eax или  $ext{lea}$  или  $ext{lea}$  вообще не требуют порты, т.к. выполняются на этапе декодирования и вычисления адресов операндов (требуют ноль "настоящих" микроопераций).

Выборку микроопераций для выполнения из буфера резервации производит аппаратный планировщик (Scheduler), учитывая свободные порты и приоритеты микрооперации для выполнения на конкретном порте конвейера. Сейчас в конвейере 8 портов, пронумерованных от р0 до р7, каждый порт является входным шлюзом к исполнительным устройствам (execution units), причём к одному порту может быть подключёно несколько исполнительных устройств. Например, к порту р1 подключены исполнительные устройства

- 1. Целочисленная арифметика (add, sub, adc, cmp и т.д.).
- 2. Вещественная арифметика (fadd, fmul и т.д.).
- 3. Целочисленная векторная арифметика (**vpadd**, **vpmul** и т.д.).
- 4. Логические векторные операции (**vpand**, **vpxor** и т.д.).

Целочисленные операции над скалярными данными могут выполнять четыре порта, три порта могут выполнять целочисленные векторные операции, два порта — веществение векторные операции и условные переходы.

Два порта (р23) работают на ввод операндов, и два (р47) на вывод результатов, остальные специализируются на выполнении микроопераций. Все четыре порта ввода/вывода умеют вычислять (генерировать) адреса операндов, их называют устройствами генерации адреса AGU (Address Generation Unit), а два из них могут и собственно читать и писать данные. Как будет сказано далее, чтения и запись производится как в кэш L1D, так и в специальные буфера сохранения. Для данных, как и для команд, реализуется предварительная выборка (**prefetch**) в кэш L1D, помещая адреса этих данных в буфер TLB. Блок предвыборки данных может производить как линейное (с последовательными адресами), так и более сложное (с постоянным шагом) предварительное чтение данных в кэш L1D (это, например, позволяет считать *столбец* матрицы).

Простые арифметические и логические операции могут выполнять все четыре оставшихся порта (р0156), однако на операции умножения, деления и векторные операции "заточены" свои порты. Естественно, что планировщик старается не загружать специализированные порты простыми микрооперациями. Интересно, что для операции деления своего порта нет, эта операция выполняется по "хитрому" алгоритму с заменой делению на операции умножения. Фактически используются таблицы коэффициентов для вычисления интерполяционного многочлена для функции  $\text{div}(x,y) = x^*(1/y)$ .

Таким образом, конвейер может запускать на выполнение до 8 микроопераций за один такт, из них четыре вычислительных. Загруженность конвейера на участке программы (а, следовательно, и эффективность конкретного алгоритма) можно измерять в среднем количестве команд, выполненных за один такт. Например, говорят, что участок программы (конкретный алгоритм) работает со скоростью 3.8 команд/такт (т.е. в среднем за такт запускается на выполнение 3.8 команды).

После исполнения, всех своих микроопераций, команда помечается в резервации как "вышедшая в отставку" (Retired), она остаётся в резервации, пока в отставку не выйдут все предшествующие ей команды программы. Таким образом, несмотря на внеочередное выполнение микроопераций, сами

<sup>&</sup>lt;sup>1</sup> Как уже упоминалось, переупорядочивание операций над вещественными числами ограничено, так как в дискретной математике нарушаются ассоциативный и дистрибутивный законы арифметики. Другими словами, возможны случаи, когда  $(a+b)+c \neq a+(b+c)$  и  $(a+b)*c \neq a*c+b*c$ .

команды покидают резервацию строго в том же порядка, в каком они находились в исходной программе. Важно отметить, что именно в момент отставки команды происходит прерывание, "виновницей" которого является эта команда. Другими словами, сигнал прерывания, вызванный некоторой микрооперацией, входящей в команду (например, деление на ноль) приходит в момент, когда полностью выполнились все предшествующие команды программы. К этому времени могут оказаться выполненными и несколько следующих команд, которые, в частности, тоже могли вызвать аварийные ситуации. Действия всех таких команд придётся отменить, что весьма непросто .

Важным является и правильный порядок записи в память (в регистры, L1D кэш или прямо в O3У) результатов выполнения команд (выходных данных). Для этого каждый порт конвейера, одновременно с выполнением следующей операции, посылает результаты предыдущей операции в свой, так называемый буфер сохранения (Store Buffer). Из буферов сохранения всех портов выходные данные сначала накапливаются в специальном буфере переупорядочивания данных MOB (Memory Order Buffer). Окончательная запись результатов работы команды (из теневых регистров в память или на "настоящий" регистр, включая EFLAGS), производится только после отставки этой команды. Таким образом обеспечивается выполнение принципа фон Неймана последовательного выполнения команд программы. 1

Работа по отставке команд (Retirement) учитывает и неприятные ситуации, когда в резервации находятся уже выполненные команды из *неправильно* предсказанной ветви условного перехода (эти команды вообще <u>не должны</u> были бы выполняться *ы*). В этом случае производится "откат" (retirement phase) конвейера, когда удаляются все ошибочно выполненные команды (с их микрооперациями) и уничтожаются результаты их работы (это занимает 10-30 тактов процессора).

К сожалению, полностью уничтожить все результаты ошибочно предсказанного условного перехода (спекулятивного выполнения программы) не удаётся, в частности, в кэш памяти остаются загруженные туда ненужные участки программ и данных. Именно на этом основаны аппаратные уязвимости с именами Spectre и Meltdown обнаружены в процессорах Intel в 2017 году, они позволяют программам-злоумышленникам, в обход защиты, читать данные из памяти ядра операционной системы. В 2019 году в процессорах Intel обнаружены новые уязвимости RIDL (Rogue In-Flight Data Load), Fallout и ZombieLoad, которые тоже связаны с плохо организованным спекулятивным выполнением программ. Как видно, алгоритм "отката" конвейера разработан с ошибками, их предстоит исправить в следующих поколениях процессоров, сейчас можно только "залатать" эти ошибки, что, однако, приводит к снижению скорости работы процессора на 10-30% .

На этом закончим наше краткое знакомство с архитектурными особенностями современных ЭВМ, ориентированными на повышение производительности их работы, и перейдём к сравнению между собой ЭВМ различной архитектуры.

#### 14.3. ЭВМ различной архитектуры

Пожалуй, самым трудным и вместе с тем обязательным в архитектуре является простота. Простота форм обязывает придавать им прекрасные пропорции и соотношения, которые сообщали бы необходимую гармонию.

Алексей Викторович Щусев

Сейчас надо отметить одно важное обстоятельство. До сих пор изучалась, в основном, архитектура центральной части компьютера, т.е. процессора и оперативной памяти. При этом практически не рассматривалась архитектура ЭВМ в целом, то есть способы взаимодействия центральной части компьютера с периферийными устройствами, а также способы управления устройствами ввода/вывода со стороны процессора. Такое "однобокое" изучение архитектуры ЭВМ имело свою причину. Дело в том, что, несмотря на большое разнообразие архитектур процессоров современных ЭВМ, различие в

<sup>&</sup>lt;sup>1</sup> В чём-то это напоминает физический закон сохранения энергии. В соответствии с так называемым соотношением неопределённостей Гейзенберга, энергия должна сохраняться только в среднем за достаточно большой отрезок времени. Внутри же этого отрезка времени закон сохранения энергии не действует. По аналогии, принцип фон Неймана последовательного выполнения команд не действует внутри буфера переупорядочивания, где команды (и составляющие их микрооперации) могут выполняться в произвольном порядке.

этих архитектурах все же значительно меньше, чем в архитектурах компьютеров в целом. Теперь же пора обратить внимание на связь центральной части ЭВМ и её периферийных устройств. Другими словами, надо рассмотреть, как процессор связан с "внешним миром", откуда и как он получает входные данные и выдает результаты счета программ.

Далее будут рассмотрены две основные архитектуры ЭВМ, которые в каком-то смысле являются противоположными, находятся на разных полюсах организации связи центральной части машины с её периферийными устройствами. Сначала будет изучен способ организации связи между собой устройств компьютера, который получил название архитектуры с *общей шиной*.

## 14.3.1. Архитектура ЭВМ с общей шиной

Самая серьезная потребность есть потребность познания истины.

Георг Вильгельм Фридрих Гегель

Эта архитектура была разработана, когда появилась необходимость в массовом производстве относительно простых и дешёвых компьютеров (их тогда называли мини- и микро- ЭВМ [9]). Основой архитектуры этого класса ЭВМ была, как можно легко догадаться из названия, общая шина (сотмон или unified bus). В первом приближении общую шину можно представить себе как набор электрических проводов (линий, дорожек), снабженных некоторыми электронными схемами. В современных ЭВМ число линий в такой шине обычно несколько сотен. Все устройства компьютера в архитектуре с общей шиной соединяются между собой посредством подключения к такому общему для них набору электрических проводов — шине. По шине передаются адреса, данные и управляющие сигналы (иногда говорят об отдельной шине данных (data bus), шине управления (control bus) и шине адреса (address bus), но обычно они являются частями одной обшей шины). На рис. 14.4 показана схема соединения всех устройств компьютера между собой с помощью такой общей шины.



Рис. 14.4. Архитектура компьютера с общей шиной.

В этой архитектуре шина исполняет роль главного элемента, связующей магистрали, по которой производится обмен информацией между всеми остальными устройствами ЭВМ. Легко понять, что, так как обмен информацией производится по шине с помощью электрических сигналов, то в каждый момент времени только *два* устройства могут выполнять такой обмен. Обычно одно из этих устройств является ведущим (инициатором обмена данными), а другое – подчинённым (ведомым). Все устройства компьютера (точнее, их схемы управления – контроллеры) подключаются к общей шине посредством специальных электронных схем, которые чаще всего называются портами ввода/вывода (не путать с исполнительными портами конвейера).

Каждый такой порт имеет на шине уникальный номер (в рассматриваемой архитектуре это число формата i16). Обычно каждому устройству компьютера приписан не один порт, а несколько, так как они, во-первых 8-битные, и для параллельной передачи, скажем, 32 бит требуется четыре порта с последовательными номерами (правда, порядок записи байт в такой составной порт не определён). Вовторых, порты специализированные: по некоторым портам устройство может читать данные с шины, по другим — записывать (передавать) данные в шину, а есть и универсальные порты, как для чтения, так и для записи.

 $<sup>^{1}</sup>$  В дешевых *мультиплексных* шинах одни и те же провода могут использоваться сначала для передачи адреса, а затем для передачи данных.

При использовании общей шины многими устройствами могут возникать конфликты, когда два или более устройств захотят одновременно обмениваться между собой данными. Для разрешения таких конфликтов предназначен арбитр шины (bus arbiter) – специальная электронная схема, которая обычно располагается на одном из концов этой шины. Разрешение конфликтов производится по принципу приоритетов устройств: при конфликте арбитром отдается предпочтение устройству с большим приоритетом. В простейшем случае приоритеты устройствам явно не назначаются, а просто считается, что из двух устройств то имеет больший приоритет, которое расположено на шине ближе к арбитру (так называемое цепное подключение устройств). Исходя из этого, более "важные" устройства стараются подключить к шине поближе к арбитру. На противоположном от арбитра конце шины обычно расположено особое устройство, называемое терминатором, оно, как и арбитр, препятствует отражению электрических сигналов и их обратному распространению по шине.

Разберем теперь схему обмена данными между двумя устройствами с помощью общей шины. Сначала задающее устройство (инициатор обмена) делает так называемый запрос шины (bus request), т.е. посылает арбитру по специальной линии шины сигнал о желании начать обмен данными. Если шина занята, то устройство не получает сигнала о доступности шины и вынуждено ждать её освобождения, а если шина свободна, то устройство производит операцию захвата шины (bus bastering) в свое монопольное использование. Это означает, что для остальных устройств арбитр шины теперь будет выдавать признак занятости.

После захвата шины ведущее устройство определяет, готово ли нужное ему (подчинённое) устройство для обмена данными. Для этого ведущее устройство посылает ведомому устройству специальный сигнал и ждет ответа, или же читает из порта ведомого устройства его флаг готовности. Определив готовность ведомого устройства, ведущее устройство начинает обмен данными. Каждая порция данных (байт, слово или двойное слово) снабжается номером порта устройства-получателя. Вообще говоря, можно посылать данные по шине и без уверенности в готовности адресата принять эти данные, тогда это похоже просто на посылание адресату письма или телеграммы.

Окончив обмен данными, ведущее устройство производит *освобождение шины* (снимает так называемый сигнал занятости DBSY#). На этом операция обмена данными между двумя устройствами по общей шине считается завершенной. Разумеется, арбитр следит, чтобы ни одно из устройств не захватывало шину на длительное время (например, устройство может сломаться, и оно поэтому "забудет" освободить шину, выведя весь компьютер из строя). Все описанные выше операции с общей шиной (запрос, захват и т.д.) производятся по строгим правилам, эти правила называются *протоколом* работы с общей шиной. Обычно все действия, связанные с обменом по шине одной порцией данных, называются *циклом* [работы] шины (говорят о циклах чтения и записи в память, цикле передачи сигнала прерывания и т.д.).

Такова в простейшем изложении схема обмена данными по общей шине. Рассмотрим теперь, как видит общую шину компьютера программист на Ассемблере. Как уже было сказано, у каждого периферийного устройства обязательно есть один или несколько портов с номерами, закрепленными за этим устройством. Процессор может обмениваться с портами байтами, словами или двойными словами (в зависимости от вида порта). Для записи значения в некоторый порт используется (привилегированная) машинная команда

```
out op1,op2
```

Здесь операнд op1 определяет номер нужного порта и может иметь формат i8 (если номер порта небольшой и известен заранее)  $^1$  или быть регистром DX (если номер больше 255 или становится известным только в процессе счета программы).

Второй операнд op2 должен задаваться регистром AL (если производится запись в порт байта), AX (слова) или EAX (двойного слова). При выполнении такой команды значение регистра посылается

<sup>&</sup>lt;sup>1</sup> Номера портов от 00h до 0FFh обычно используются оборудованием материнской платы (таймер, контроллер прерываний и т.д.). Например, порты 40h−5Fh принадлежат таймерам, 60h−6Fh – клавиатуре и динамику, 80h−9Fh –сопроцессору и т.д. Порт 70h связан с контроллером прерываний (содержит триггер маски прерываний), с его помощью можно, скажем, закрыть (и открыть) немаскируемое внешнее прерывание с №2:

in AL, 70h; AL:=<70h πορτ>

or AL,80h; AL[7]:=1

out 70h, AL; закрыть прерывание №2

по общей шине в соответствующий порт. Все порты однобайтные (это ещё одно байтовое *адресное пространство* "памяти портов"), поэтому при записи двух байт из регистра АХ берутся, как и в обычной памяти, два соседних порта, номер первого из которых должен быть чётный и задается в команде **out**, для регистра ЕАХ используются уже четыре однобайтных порта с последовательными номерами, первый из которых кратен четырём.

Для чтения данных из порта в регистр процессора служит команда

in op1,op2

Здесь уже второй операнд op2 определяет номер нужного порта и может иметь, как и в предыдущей команде, формат i8 или быть регистром DX. Первый операнд op1 должен быть регистром AL, AX или EAX (для чтения байта, слова или двойного слова). При выполнении этой команды нужное значение читается из заданного порта и по общей шине поступает в процессор на указанный регистр. Позже будет рассмотрен небольшой пример с использованием этих команд.

Команды **in** и **out**, наряду с командами открытия и запрета внешних прерываний **sti** и **cli**, являются привилегированными, но доступ к ним определяется не текущим уровнем привилегий процессора CPL в кодовом сегментном регистре **cs**, а дополнительным, так называемым уровнем привилегий команд ввода/вывода. Этот уровень прописан в поле IOPL (I/O Privilege Level — уровень привилегий ввода-вывода) в 12-ом и 13-ом битах регистра EFLAGS. Таким образом, как уже говорилось, команды ввода/вывода могут быть разрешены для выполнения программой пользователя, в то время как остальные привилегированные команды запрещены.<sup>2</sup>

В старших моделях семейства можно закрывать и открывать для непривилегированной программы доступ к каждому порту по отдельности. Для этого служит так называемая битовая карта разрешения ввода-вывода (I/O Permission Bit Map), в которой для каждого порта ввода/вывода существует свой бит защиты. Если некоторый бит этой карты сброшен (равен 0), то непривилегированный доступ к соответствующему порту разрешен, иначе запрещён (для доступа к составным портам размеров 2 или 4 байт все соответствующие им биты должны быть нулевыми). Размер этой битовой карты может составлять до 64 Кбит = 8 Кб, она может храниться в дополнительной части контекста задачи TSS. Можно "ухитриться" задать одну такую карту для нескольких (даже независимых) вычислительных потоков.

Итак, на нашем компьютере есть только очень простые команды для обмена байтом, словом или двойным словом (для 64-битного режима возможен и формат учетверённых слов) между регистром процессора и портом внешнего устройства. Вспомним, что на изученной ранее учебной ЭВМ УМ-3 в нашем распоряжении были очень удобные для программиста команды ввода/вывода массивов целых или вещественных чисел. Почему же в архитектуре нашего компьютера команды ввода/вывода такие примитивные и неудобные для программиста?

Ответ на этот вопрос легко понять, если вспомнить, что общая шина связывает между собой очень разные устройства, для которых было необходимо найти общий и приемлемый для всех их формат передаваемых данных. Ясно, что таким форматом может быть только один байт, слово или двойное слово — те минимальные порции данных, с которыми оперирует процессор. Вот и приходится, например, для ввода целого числа с помощью команд in u out выполнять достаточно сложную

<sup>&</sup>lt;sup>1</sup> В старших моделях добавлены также новые цепочечные (строковые) команды **ins** и **outs** для обмена данными между портами с последовательными номерами и областью (массивом) оперативной памяти. Эти команды не имеют явных операндов. Каждая команда имеет несколько модификаций: **insb**, **insw**, **insd** для чтения одного, двух и четырёх байтов соответственно. Адрес порта всегда задаётся в регистре DX, а адрес в памяти, как обычно для строковых команд, определяется <ES:EDI> при чтении из порта в память, и <DS:ESI> при записи из памяти в порт. Флаг DF имеет обычное назначение направления для строковых команд. Возможно использование префикса повторения **rep**. Для доступа к портам существует также механизм *отображения* некоторого диапазона портов на ячейки обычной оперативной памяти (тетогу-тарреd I/O), после выполнения этого отображения можно обмениваться данными с портами обычной командой **mov**. Любопытно, что в некоторых архитектурах, например, в процессорах ARM, порты ввода/вывода всегда отображены на определённый диапазон оперативной памяти.

<sup>&</sup>lt;sup>2</sup> Для продвинутых читателей. Команды **in** и **out** являются "тяжёлыми" для конвейера процессора, они ждут завершения всех предыдущих команд, а следующие за ними команды начинают выполняться только после полного завершения ввода/вывода (это так называемые команды *сериализации*).

программу. Контроллер каждого периферийного устройства преобразует простой язык команд **in** и **out** в более сложные команды управления этим устройством (например, подвести головки чтения/записи к заданному цилиндру диска).

Уяснить для себя способ взаимодействия программы на Ассемблере и "внешнего мира" с помощью общей шины можно на таком образном примере. Программа ведёт свое "существование" во внутренней части ЭВМ (в оперативной памяти и процессоре), и не может покидать этой своей "резиденции". Для связи с "внешним миром" у нашей программы имеется только одна возможность − это порты, которые можно рассматривать как своеобразные "почтовые ящики" на внутренней стороне двери "резиденции" программы. В некоторые из этих ящиков-портов выполняемая программа может бросать свои короткие "телеграммы" для внешних устройств, из других ящиков можно доставать "телеграммы", приходящие от внешних устройств (длина каждой "телеграммы" 1, 2 или 4 байта). Понятно, что для того, чтобы получить достаточно большой объем данных (например, строку текста с клавиатуры), программа должна обменяться с устройством большим числом таких "телеграмм". Можно сказать, что у программы довольно скучная жизнь в её "резиденции", никаких тебе газет и журналов, и тем более радио и телевидения, для общения с "внешним миром" одна только скупая телеграфная связь . Отметим также, что никто не гарантирует, что "телеграммы" на самом деле получена адресатом (пока он не ответил). 1

Теперь будет полезно рассмотреть общую архитектуру связи процессора и периферийных устройств с точки зрения пользователей разного уровня. Рассмотрим, как обстоит дело на внешнем, концептуальном, внутреннем и инженерном уровне видения архитектуры ЭВМ.

- Уровень конечного пользователя. Пользователь-непрограммист бухгалтер Иванов твёрдо уверен, что в его компьютере есть команда "Распечатать ведомость на зарплату", так как именно это происходит каждый раз, когда он нажимает на кнопку меню "Печать ведомости". Он также знает, что в его распоряжении имеются также такие удобные команды его компьютера, как "Подведение баланса", "Проводка счета" и другие, непонятные неосведомленным лицам операции. Можно считать, что Иванов работает на некоторой виртуальной машине, снабженной такими очень удобными для него командами, с помощью которых его бухгалтерская программа и общается с "внешним миром". Ввод данных при этом производится в терминах профессиональной деятельности пользователя-непрограммиста, например, путем заполнения всевозможных форм и бланков.
- Уровень прикладного программиста. Программист Петров, который и написал бухгалтерскую программу (скажем, на Паскале ), только улыбнется наивности бухгалтера Иванова. Уж он точно знает, что даже для того, чтобы вывести только один, например, символ 'А', надо написать оператор стандартной процедуры Write('A'). Для Петрова общение его программы с "внешним миром" заключается в работе с каналами ввода/вывода при помощи стандартных процедур, доступных в его языке программирования высокого уровня. Правда, Петрову известно, что на самом деле его программа сначала переводится (транслируется) с Паскаля на машинный язык, а лишь потом выполняется на компьютере. Поэтому, зная, что язык Ассемблера очень близок к машинному языку, он из любопытства поинтересовался у программиста на Ассемблере Сидорова, что тот напишет в своей программе, чтобы вывести символ 'А'. Сидоров, немного подумав, ответил, что обычно для этой цели он пишет предложение Ассемблера оutchar 'A'. Разница между этими двумя способами вывода символа в Паскале и в Ассемблере показалась Петрову несущественной. Напри-

<sup>2</sup> Для удобства работы Петров может пользоваться и вызовами библиотечных функций, выполняющих более крупные операции. Это автоматизация типовых (как говорят, рутинных) операций по организации интерфейса с пользователями.

<sup>&</sup>lt;sup>1</sup> Отметим, что в сети Интернет существуют два протокола связи по обмену данными. Один из них предварительно устанавливает соединение между поставщиком и получателем, это гарантирует, что поставщик, как при телефонном разговоре, "слышит" что получатель на месте. Другой протокол, по аналогии с почтовой службой, просто посылает сообщение, рассчитывая, что адресат пришлёт потом "квитанцию" о получении.

мер, как специалист в программировании, он знает, что в языке C для этой же цели надо вызвать библиотечную функцию printf ("%c", 'A');  $^1$ 

• <u>Уровень операционной системы</u>. Сидоров, однако, знает, что предложение **outchar** 'A' является на самом деле не командой машины, а *макрокомандой*, на её место Макропроцессор подставит на этапе компиляции макрорасширение, например, такого вида

```
.data
  buf db 0,0
.code
  mov buf,'A'
  invoke StdOut,offset buf
```

Вот этот, как говорят, системный вызов с именем StdOut и будет, с точки зрения Сидорова, выводить символ 'A' на стандартное устройство вывода, которое может быть, в частности, как экраном, так и печатающим устройством, текстовым файлом и т.д. Таким образом, общение с "внешним миром" представляется для Сидорова множеством системных вызовов в его программе на Ассемблере. Обработка системных вызовов производится операционной системой, поэтому этот уровень в литературе по архитектуре ЭВМ обычно и называют уровнем операционной системы.

- Уровень языка машины. Системный программист Антонов, однако, снисходительно пояснит Сидорову, что его системный вызов StdOut в конце концов выходит на команду int 2Eh, т.е. вызывает служебную процедуру-обработчик прерывания с номером 2Eh.<sup>2</sup> А уж эта процедура и произведет на самом деле вывод символа, используя, в частности, специальные команды языка машины для обмена с внешними устройствами in и out. Именно эти машинные команды и будут, с точки зрения Антонова, используя порты ввода/вывода, производить вывод символа с регистра процессора АL уже на вполне определенное периферийное устройство. Таким образом, Антонов знает, к какому конкретному устройству подключен стандартный поток вывода (экрану, принтеру, файлу т.д.). Здесь используются все команды языка машины, включая привилегированные.
- <u>Инженер-электронщик</u> Попов, внимательно прослушав разговор пользователей, скажет, что все это неверно. *На самом деле* процессор выводит символ на экран или печатающее устройство путем сложной многоступенчатой последовательности действий с общей шиной, используя специальный протокол работы. Эти действия включают в себя такие операции с общей шиной, как запрос, захват, передача данных и освобождение этой шины (цикл шины). И только после этого символ, наконец, прибывает с регистра процессора AL по назначению на регистр печатающего устройства. Таким образом, команды языка машины **in** и **out** с точки зрения Попова просто инициируют циклы шины, посредством чего и производится обмен данными между процессором и периферийными устройствами.

Как Вы догадываетесь, нельзя сказать, кто же из этих людей прав, и, как это часто бывает в современной науке, бессмысленно спрашивать, как всё происходит "на самом деле". Каждый из них прав со своего <u>уровня</u> ви́дения архитектуры компьютера. И, как уже говорилось, опускаться на более низкий уровень рассмотрения архитектуры следует только тогда, когда это абсолютно необходимо для дела. В этом смысле точка зрения бухгалтера Иванова для пользователей-непрограммистов ничем не хуже, чем у системного программиста Антонова.

Разберем теперь очень простой пример реализации операции ввода/вывода на уровне системного программиста. Оставим в стороне пользователя-непрограммиста (он нам сейчас неинтересен) и рассмотрим, например, операцию перемещения курсора на экране компьютера в позицию с координатами (X,Y).

<sup>&</sup>lt;sup>1</sup> Это очень яркий пример того, как макросредства *повышают* уровень языка Ассемблера: макрокоманда вывода символа в языке *низкого* уровня оказывается для Петрова по внешнему виду (если отвлечься от деталей синтаксиса), очень похожа на соответствующие средства языков *высокого* уровня.

<sup>&</sup>lt;sup>2</sup> Как уже упоминалось, в современных ОС вместо команды <u>int 2Eh</u> рекомендуется использовать новую команду **sysenter**, она вызывает системную функцию более быстро (без прерывания).

Для прикладного программиста, как Вы знаете, для этой цели надо выполнить, например, оператор процедуры языка Free Pascal  $\boxed{\texttt{GotoXY}(X,Y)}$  из модуля с именем Crt. На уровне же операционной системы для позицирования курсора можно, например, выполнить системный вызов с именем SetConsoleCursorPosition.

В качестве упрощённого примера рассмотрим, как оператор СоtoXY(X, Y) обрабатывался в старых ЭВМ с простым видеоконтроллером, управляющим выводом данных на текстовый, так называемый VGA дисплей. Этот оператор преобразовывался в системный вызов int 10h для вызова соответствующей процедуры-обработчика программного прерывания:

```
mov ah,2
mov bl,0
mov dl,X
mov dh,Y
int 10h
```

Как видим, параметры X и Y для позицирования курсора передаются в регистрах DL и DH. Системный вызов int 10h может выполнять различные операции с экраном компьютера, в зависимости от своих параметров, передаваемых ему на регистрах. Рассмотрим (в сильно упрощенном виде) тот фрагмент процедуры-обработчика этого системного вызова, который выполняет запрос на позицирование курсора.

Во-первых, нам необходимо понять, а как вообще дисплей (точнее, электронная схема – кон- mpoллер дисплея) "знает", куда необходимо в каждый момент времени поставить курсор на экране. Оказывается, что у контроллера дисплея, как, впрочем, и у любого другого периферийного устройства, есть свои pezucmpы. Нас будут интересовать регистры дисплея с десятичными номерами 14 и 15 (обозначим их R14 и R15), каждый из них имеет размер 8 бит, но их совокупность, как это часто бывает, является регистровой парой и может хранить длинное целое число, как показано ниже

```
16 бит
R14 R15
```

Далее, дисплей "считает", что его экран имеет не 25 строк и 80 столбцов, как думают обычные прикладные программисты, а 25\*80 знакомест, в каждое из которых можно вывести один символ и поставить курсор. Знакоместа в первой строке экрана нумеруются не от 1 до 80, как считает, например, прикладной программист, а от 0 до 79, во второй строке – от 80 до 159 и т.д. Другими словами, все позиции экрана рассматриваются как одномерный массив, пронумерованный, начиная с нуля. Так вот, чтобы курсор переместился в нужную нам позицию (X, Y) в пару регистров <R14:R15> необхолимо записать число

```
80*(Y-1)+(X-1)
```

Следовательно, сначала процедуре-обработчику прерывания необходимо вычислить это число, используя параметры X и Y из системного вызова. Освоив язык Ассемблера, Вы уже знаете, что это можно сделать, например, такими командами:

```
mov a1,80
dec dh; Y-1
mul dh; ax:=80*(Y-1)
dec dl; X-1
add al,dh
adc ah,0; ax:=80*(Y-1)+(X-1)
mov bx,ax; Cпacëm ax на bx
```

Теперь необходимо переслать содержимое регистров bl и bh соответственно в регистры R15 и R14 нашего дисплея. Для этого будут использоваться два порта дисплея (в каждый можно записы-

<sup>&</sup>lt;sup>1</sup> Современные компьютеры оснащаются сложными графическими картами, которые по существу являются специализированными процессорами вывода, программирование операций ввода/вывода для них значительно сложнее. В то же время, и самые "навороченные" графические процессоры умеют работать в режиме VGA, более того, при включении электрического питания они, как правило, начинают работу именно в этом режиме.

<sup>&</sup>lt;sup>2</sup> Рассматривается, естественно, работа дисплея только в стандартном VGA текстовом (консольном) режиме, когда на экране располагается 25 строк по 80 символов в каждой строке. Для программ, работающих в текстовом (консольном) режиме, операционная система эмулирует такую работу в оконном режиме.

вать для передачи дисплею операнд размером в байт). Порт с шестнадцатеричным номером 3D4h позволяет выбрать номер регистра дисплея, в который будет производиться очередная запись данных. Для этого в этот порт необходимо записать номер соответствующего регистра (в этом примере это десятичные номера 14 и 15). После выбора номера регистра назначения, запись в этот выбранный регистр производится посредством посылки байта в "транспортировочный" порт дисплея с номером 3D5h. В итоге получается следующий фрагмент программы:

```
mov dx, 3D4h; Порт выбора № регистра
mov al, 15
out dx,al;
               Выбираем R15
inc dx;
               Порт записи в регистры 3D5h
mov al, bl;
               Младший байт из bx
               Запись в R15
out dx,al;
dec dx;
               Порт выбора № регистра
mov al, 14
out dx,al;
               Выбираем R14
               Порт записи в регистры
inc dx;
mov al, bh;
               Старший байт из bx
out dx, al;
               R14:=bh
```

Вот теперь курсор будет установлен в нужное место экрана, и можно возвращаться на команду, следующую за системным вызовом. Разумеется, этот фрагмент драйвера весьма примитивен. Например, если после записи в 15-й регистр дисплея и до записи в 14-й регистр произойдёт прерывание, то курсор прыгнет в непредсказуемое место экрана, так что по-хорошему надо было бы на время работы нашего фрагмента закрыть прерывания от внешних устройств или, лучше, заблокировать для контроллера чтение данных из регистров дисплея. Это, разумеется, делается записью некоторого значения в определённый регистр дисплея, для чего понадобятся и другие команды in u out. Кроме того, хорошо бы предварительно убедиться, что дисплей вообще включен и работает в текстовом режиме (в котором именно 80, а не, скажем, 132 колонки), для чего потребуется, например, считать из определенного регистра дисплея некоторые его флаги состояния.

Вот, примерно так и видит общение программы с "внешним миром" системный программист на компьютере с общей шиной. Надеюсь, что этот простенький и сильно упрощенный фрагмент реализации системного вызова для старых ЭВМ не отобьёт у Вас охоту стать системным программистом и заниматься написанием драйверов периферийных устройств ...

### 14.3.2. Достоинства и недостатки архитектуры с общей шиной

Оптимист ищет достоинства в недостатках, а пессимист — недостатки в достоинствах.

Валерий Афонченко, афорист

Из рассмотренной схемы связи всех устройств компьютера с помощью общей шины легко увидеть как достоинства, так и недостатки этой архитектуры. Несомненным достоинством этой архитектуры является ее простота и возможность легкого подключения к шине новых устройств. Для подключения нового устройства необходимо оборудовать его соответствующими портами, присвоив им свободные номера, благо этих номеров много  $(2^{16})$ . Далее, конечно, системный программист (обычно работающий на заводе-изготовителе данного внешнего устройства), должен написать программудрайвер, которая предоставляется пользователям вместе с устройством. При работе компьютера этот драйвер будет процедурой-обработчиком событий, связанных с этим устройством.

<sup>&</sup>lt;sup>1</sup> Из этого примера видно, как тяжело работать с портами ввода/вывода при помощи команд in и out. Как уже говорилось, для исправления этой ситуации есть возможность отобразить адресное пространство портов на участок оперативной памяти. После этого можно работать с портами с использованием обычной команды mov, что удобно для программиста. Необходимо, однако, понять, что эта особая команда mov, при её выполнении процессором сама инициирует цепочку действий по обмену данных с нужными портами по протоколу шины, т.е. это "замаскированные" команды in u out.

<sup>&</sup>lt;sup>2</sup> Обычно устройство делается так, что оно может работать с любым диапазоном портов, этот диапазон выделяется ему при подключении устройства к шине.

Главный недостаток этой архитектуры тоже очевиден: пока два устройства обмениваются данными, остальные не могут этим заниматься и должны простаивать (говорят, что они пропускают циклы шины). Можно сказать, что компьютер в какие-то периоды времени вынужден соизмерять скорость своей работы со скоростью *самого медленного* устройства на общей шине. Этот недостаток давно осознан конструкторами ЭВМ и с ним пытаются бороться, создавая дополнительные шины. Между собой эти шины при необходимости соединяются электронными устройствами, которые называются *мостами*.

Например, настольные ЭВМ имеют отдельную "главную", так называемую системную или *про- цессорную шину* FSB (Front Side Bus), в последних процессорах она обычно называется по-другому. Обычно к этой системной шине подключены самые быстрые устройства ЭВМ (процессоры, оперативная память, кэш второго уровня и др.), именно процессорная шина определяет производительность компьютера. Эта шина обычно работает на частоте в несколько раз меньшей, чам тактовая частота самого процессора. Подсоединённая к системной шине кэш-память L3 работает на частоте этой шины, а вот частота работы основной DRAM памяти в несколько раз меньше. 

1

К процессорной шине через главный, так называемый северный мост (Northbridge)<sup>2</sup> подключается вспомогательная шина для обмена данными с высокоскоростными внешними устройствами (диски, видео карта, сетевая карта и т.д.). К этой шине средней производительности (шине расширения) через ещё один, южный мост (Southbridge), подключается общая шина для работы с медленными периферийными устройствами (контроллер внешних прерываний, клавиатура, мышь, принтер и т.д.). Весь этот набор шин и мостов определяет логическую организацию материнской платы компьютера и обычно называется чипсет (chipset). Как видно, по аналогии с иерархической организацией памяти ЭВМ (регистры, кэш, оперативная память, внешняя память), так же иерархически устроена и шинная организация.

Ясно, однако, что невозможно соединить своими шинами все возможные пары устройств, это просто экономически нецелесообразно, не говоря уже о том, что такую архитектуру очень трудно реализовать.

Здесь можно ещё упомянуть и о трудностях определения состава оборудования, подключенного к общей шине. Действительно, как может процессор (точнее, программа операционной системы) определить, какие устройства подключены в данный момент к общей шине? Практически единственная возможность — это посылать сообщения ко всем возможным портам (а их 2 16) в надежде, что некоторые из них "откликнутся", и можно будет прочитать из них тип и характеристики данного устройства. Те пользователи, которым приходилось устанавливать на свой компьютер операционную систему (например, Windows), могли заметить, что, когда дело доходило до определения состава подключенного к компьютеру оборудования, программа установки надолго "задумывалась". Частичное решение этой проблемы предоставляют периферийные устройства типа Plug and Play (хорошего перевода нет, что-то вроде "Вставь и сразу пользуйся"). Эти устройства при включении компьютера сами уведомляют операционную систему о своем присутствии и характеристиках, посылая по общей шине соответствующие сигналы прерывания.

Исходя из таких очевидных недостатков архитектуры с общей шиной, видна и необходимость другой архитектуры связи устройств компьютера между собой, которая была бы лишена этих недостатков. Обычно в литературе она называется архитектурой с каналами ввода/вывода [1,3].<sup>3</sup>

<sup>&</sup>lt;sup>1</sup> С ростом количества процессорных ядер, объёма кэш памяти, видео ускорителей и контроллеров сопряжения с другими шинами, пропускной способности этой главной процессорной шины стало не хватать. В современных ЭВМ высокоскоростные устройства стали соединять между собой с помощью специальной коммуникационной решётки (матрицы), иногда её называют "коммуникационной фабрикой" (Communication Fabrics).

<sup>&</sup>lt;sup>2</sup> Инженеры-схемотехники когда-то присвоили северному и южному мосту такие имена, чтобы ориентироваться по месту их расположения на чертеже материнской платы (северный мост был сверху). Современные архитектуры часто включают схему северного моста прямо внутрь микросхемы процессора.

<sup>&</sup>lt;sup>3</sup> Эта архитектура первоначально использовалась на больших ЭВМ 3-го поколения и возникла раньше архитектуры с общей шиной, последняя, как уже говорилось, была разработана для дешевых ЭВМ массового производства.

#### 14.3.3. Архитектура ЭВМ с каналами ввода/вывода

Если вы точно назовёте, чего не может делать машина, я всегда смогу создать машину, которая сможет именно это.

Джон фон Нейман

Архитектура ЭВМ с каналами ввода/вода (input-output channels) предполагает возможность параллельной работы нескольких устройств компьютера. Сначала надо понять, какие же работы при общении с внешними устройствами нам надо производить параллельно. Оказывается, что в основном нужно обеспечить параллельный обмен данными нескольких устройств с оперативной памятью (такая оперативная память называется *многовходовой*). Действительно, когда рассматривался мультипрограммный режим работы ЭВМ, говорилось, что для эффективного использования аппаратных ресурсов необходимо обеспечить как можно более полную загрузку всех устройств компьютера.

Например, одна программа может выполнять свои команды на процессоре, другая — читать массив данных с диска в оперативную память, третья — выводить результаты работы из оперативной памяти на печать и т.д. Как видим, здесь оперативная память должна параллельно работать с несколькими устройствами: процессором (он читает из памяти команды и данные, а записывает в память результат выполнения некоторых команд), диском, печатающим устройством и т.д. Скорость работы оперативной памяти должна быть достаточна для такого параллельного обслуживания нескольких устройств (здесь, как уже говорилось, сильно помогает расслоение оперативной памяти и использование вспомогательной памяти типа кэш). 1

Как известно, процессор выполняет обращения к оперативной памяти, подчиняясь командам выполняемой программы. Ясно, что и все другие обмены данными с оперативной памятью в этой новой для нас архитектуре должны выполняться под управлением достаточно "интеллектуальных" устройств ЭВМ. Вот эти устройства и называются каналами ввода/вывода, так как они управляют обменом данными между оперативной памятью и, как говорят, периферией. По существу, канал ввода/вывода является специализированным процессором со своей системой команд (своим машинным языком). Машинные языки каналов ввода/вывода обычно проще машинного языка процессора, так как они предназначены только для узкой задачи описания алгоритмов обмена данными между компьютером и "внешним миром".<sup>2</sup>

В современной литературе по архитектуре ЭВМ у термина "канал ввода/вывода" есть много синонимов. Часто их называют процессорами ввода/вывода или периферийными процессорами (смысл этих названий легко понять из назначения данных устройств). Наиболее "навороченные" каналы называют иногда машинами переднего плана (front-end computers). Здесь имеется в виду, что все внешние устройства, а, следовательно, и пользователи, могут общаться с центральной частью компьютера (обычно это супер-ЭВМ) только через эти машины переднего плана. Кроме того, эти машины могут разгрузить процессор, взяв на себя, например, обработку прерываний от внешних устройств, весь диалог с пользователями, компиляцию программ в объектный код, получение загрузочного модуля и т.д. Процессоры супер-ЭВМ при этом будет выполнять только свою основную работу – быстрый счет уже подготовленных для них загрузочных модулей.

Чаще всего на больших компьютерах есть несколько каналов ввода/вывода, так как эти каналы выгоднее делать *специализированными*. Например, на одной из первых ЭВМ с такой архитектурой СDС 6600 было 10 каналов ввода/вывода. Обычно один канал ввода/вывода успевает обслуживать все медленные внешние устройства (клавиатура, печать, дисплеи, линии связи и т.д.), такой канал называется *мультиплексным*. Остальные каналы работают с быстрыми внешними устройствами

<sup>&</sup>lt;sup>1</sup> Отсюда ясно, что свой кэш может использоваться как буфер между оперативной памятью и внешними устройствами. Например, обмен между оперативной памятью и магнитным диском производиться через дисковый кэш, выполняющий те же функции, что и кэш между оперативной и регистровой памятью, свой кэш имеет принтер и т.д.

<sup>&</sup>lt;sup>2</sup> Исключением являются каналы для управления очень сложными устройствами, это, например, современные графические процессоры (графические карты).

<sup>&</sup>lt;sup>3</sup> На современных персональных ЭВМ некоторым приближением к такому мультиплексному каналу является так называемый контроллер USB шины, к нему может подключаться до 127 различных внешних устройств. Правда, это не канал, а именно контроллер, так как он не допускает программирование для него процедур ввода/вывода.

(обычно это дисковая память), такие каналы называются *селекторными*. В отличие от мультиплексного канала, который успевает, быстро переключаясь с одного медленного внешнего устройства на другое, обслуживать их все как бы одновременно, селекторный канал в каждый момент времени может работать только с одним быстрым внешним устройством. На рис. 14.5 показана архитектура ЭВМ с каналами ввода/вывода.

Как видно из этого рисунка, внешние устройства подключаются к каналам не напрямую, а через специальные электронные схемы, которые называются контроллерами. Это связано с тем, что каналы являются универсальными, они должны допускать подключение внешних устройств, очень разных по своим характеристикам. Таким образом, канал работает как бы с некоторыми обобщёнными (абст-



Рис. 14.5. Схема ЭВМ с каналами ввода/вывода.

рактными) внешними устройствами, а все особенности связи с конкретными устройствами реализуются в контроллерах. Например, один контроллер предназначен для подключения к каналу жестких дисков, другой — архивных накопителей на магнитной ленте (так называемых стримеров), третий — накопителей на лазерных дисках и т.д. Примерами таких устройств на старых персональных ЭВМ являлись, например, контроллеры IDE1 и IDE2, к каждому из которых можно подключить по два достаточно быстрых устройства для работы с жесткими и оптическими дисками. Сейчас для такого подключения используются более совершенные контроллеры (SATA и др.). Правда, на персональных ЭВМ все такие контроллеры подключаются не к каналу ввода/вывода, а к более примитивным (не программируемым) так называемым устройствам прямого доступа к памяти (DMA — Direct Memory Access).

Как уже говорилось, для компьютеров с общей шиной при выполнении системного вызова процессор переключается на процедуру-обработчика прерывания, и эта процедура и реализует требуемое действие, например, чтение массива с диска в оперативную память. Другими словами, во время выполнения процедуры-обработчика прерывания программа пользователя, естественно, не считается, так как центральный процессор занят выполнением служебной процедуры.

Совершенно по-другому производится обработка системного вызова на компьютере с каналами ввода/вывода. После того, как программа пользователя произведет системный вызов, вызванная процедура-обработчик прерывания посылает соответствующему каналу приказ начать выполнение *программы канала*, реализующей требуемое действие, после чего может производиться немедленный возврат на продолжение выполнения программы пользователя. Далее может производиться *параллельная* работа процессора по выполнению программы пользователя и канала, выполняющего свою собственную программу по обмену с внешними устройствами, например, по чтению массива с диска в оперативную память. <sup>1</sup>

Естественно, что *немедленное* продолжение выполнения программы пользователя после начала обмена возможно только в том случае, если этой программе не требуется *немедленно* обрабатывать

<sup>&</sup>lt;sup>1</sup> В теории программирования ввод/вывод называется <u>блокирующим</u>, если процесс, производящий операцию обмена, ждет полного завершения ввода/вывода, и лишь потом может продолжить свой счет. До сих пор в языках высокого уровня и Ассемблере Вы имели дело только с таким блокирующим вводом/выводом. <u>Не блокирующий</u> (Lock-Free) ввод/вывод (в некоторых ОС он называется <u>асинхронным</u>), позволяет производить счет программы *параллельно* с выполнением <u>для неё же</u> операции обмена. Как видим, архитектура ЭВМ с каналами позволяет производить как блокирующий, так и не блокирующий ввод/вывод.

данные, которые должен предоставить канал. Например, если программа обратилась к каналу для чтения массива с диска в свою оперативную память, и пожелает тут же начать суммировать элементы этого массива, то такая программа будет переведена операционной системой в состояние ожидания, пока канал полностью не закончит чтения заказанного массива в память. Аналогично программа будет переведена в состояние ожидания, если она обратилась к каналу для записи некоторого своего массива из оперативной памяти на диск, и пожелала тут же начать присваивать элементам этого массива новые значения. Для предотвращения таких ситуаций существуют особые аппаратные и программные средства, позволяющие, как говорят, синхронизировать параллельную работу нескольких устройств. Такие средства изучаются в курсе по операционным системам. Эти примеры, в частности, показывают, насколько усложняется большинство программ операционной системы в архитектуре с каналами ввода/вывода по сравнению с архитектурой с общей шиной.

В заключение этого краткого рассмотрения организации взаимодействия центральных и периферийных частей компьютера стоит отметить, что в настоящее время архитектура с общей шиной в чистом виде встречается только в самых простых ЭВМ (обычно в тех специализированных компьютерах, которые встраиваются в стиральные машины, холодильники, плееры и т.д.). Даже современные персональные ЭВМ массового выпуска содержат в своей архитектуре, помимо общей шины, различные средства прямого обмена с оперативной памятью (DMA – Direct Memory Access), похожие на простейшие каналы ввода/вывода (правда, обычно без средств их программирования пользователем). Единственными "настоящими" каналами в персональных ЭВМ сейчас являются видеокарты, снабженные своей памятью и графическими процессорами, и работающими, естественно, параллельно с центральным процессором.

## 14.4. Уровни параллелизма

Ни одно изобретение не может сразу стать совершенным.

Марк Туллий Цицерон

Ничто не даётся даром в этом мире, и приобретение знания — труднейшая из всех задач, с какими человек может столкнуться. Человек идёт к знанию так же, как он идёт на войну — полностью пробуждённый, полный страха, благоговения и безусловной решимости. Любое отступление от этого правила — роковая ошибка.

Карлос Кастанеда

Как Вы знаете, первые компьютеры удовлетворяли почти всем принципам фон Неймана. В этих компьютерах поток последовательно выполняемых в процессоре команд обрабатывал поток данных. ЭВМ такой простой архитектуры носят в литературе сокращенное название ОКОД (*Один* поток *Команд* обрабатывает *Один* поток *Данных*, английское сокращение SISD – Single Instruction Single Data). В настоящее время компьютеры, однако, нарушают почти все принципы фон Неймана. 1

Дело в том, что вычислительная мощность современных компьютеров базируется как на скорости работы всех узлов ЭВМ, так и, в значительно большей степени, на *параллельной обработке* данных. Это связано с тем, что увеличение быстродействия каждого отдельного узла ЭВМ уже приближается к тем критическим ограничениям, которые накладывает конечность скорости распространения электромагнитных сигналов (в просторечии "скорости света"). Исходя из этого, в заключение этого краткого изучения архитектуры современных ЭВМ будет рассмотрена классификация способов параллельной обработки данных на компьютере.

• <u>Параллельное выполнения программ</u> может производиться на одном компьютере, если он имеет несколько центральных процессоров (ЭВМ массового производства этого класса являются многоядерные компьютеры). Как правило, в этом случае такой компьютер имеет и не-

<sup>&</sup>lt;sup>1</sup> Как уже упоминалось ранее, не нарушаются только принцип хранимой программы и принцип программного управления (последний лежит в основе *определения* цифровых ЭВМ).

сколько периферийных процессоров (каналов). Существуют (супер) ЭВМ, у которых могут быть от сотен тысяч до многих миллионов процессоров. В таких компьютерах много потоков команд одновременно обрабатывают много потоков данных, в научной литературе это обозначается сокращением МКМД (или по-английски MIMD – Multiple Instruction Multiple Data). Ясно, что какой-то процент этих процессоров обеспечивают ввод/вывод.

• <u>Параллельные процессы</u> в рамках одной программы. Одна программа пользователя может породить несколько параллельных задач обработки данных, каждая такая задача (точнее, составляющие её вычислительные потоки) является для операционной системы самостоятельной единицей работы (эта возможность уже рассматривалась при изучении реентерабельных программ). Таким образом, вычислительные потоки *одной* программы могут параллельно выполняться в мультипрограммном режиме точно так же, как и потоки, порожденные программами разных пользователей.

В качестве примера рассмотрим простой случай, когда программисту необходимо вычислить сумму значений двух функций F(x)+G(x), причём каждая из этих функций для своего вычисления требует больших затрат процессорного времени и производит много обменов данными с внешними запоминающими устройствами. В этом случае программисту выгодно распараллелить алгоритм решения задачи и породить в своей программе два *параллельных потока*, каждому из которых поручить вычисления одной из этих функций. Можно понять, что в этом случае вся программа будет посчитана за меньшее физическое время, чем при использовании одного вычислительного потока. Действительно, пока один поток будет производить обмен данными с медленными внешними устройствами, другой поток может продолжать выполняться на центральном процессоре, а в случае с одним потоком вся программа была бы вынуждена ждать окончания обмена с внешним устройством. Стоит заметить, что скорость счета программы с несколькими потоки еще больше возрастет на компьютерах, у которых более одного центрального процессора. Подробно параллельные процессы изучаются в книгах, посвященных операционным системам.

- <u>Параллельное выполнение нескольких команд</u> одной программы может производиться, как Вы знаете, *конвейером* процессора. В современных ЭВМ процессор обычно содержит несколько конвейеров. Например, один из конвейеров выполняет команды целочисленной арифметики, другой предназначен для обработки вещественных чисел, а третий для всех остальных команд.
- <u>Параллельная обработка данных</u> в *одном* вычислительном процессе производится и на так называемых *векторных* и *матричных* ЭВМ.

У векторных ЭВМ наряду с обычными (скалярными) регистрами есть и векторные регистры, которые могут хранить и выполнять операции над векторами целых или вещественных чисел. Пусть, например, у такой ЭВМ есть регистры с именами axv и bxv, каждый из которых может хранить вектор из 64 чисел, тогда, например, команда векторного сложения addv axv, bxv будет производить параллельное покомпонентное сложение всех элементов таких векторов по схеме axv[i]:=axv[i]+bxv[i]. Как уже говорилось, векторные регистры сейчас есть и на персональных ЭВМ.

У *матричных* ЭВМ на одно устройство управления приходится много (иногда до нескольких сотен или даже тысяч) арифметико-логических устройств. Таким образом, выбранная в устройство управления команда, например сложения, параллельно исполняется над разными операндами в каждом из арифметико-логических устройств. Можно сказать, что на векторных и матричных ЭВМ <u>один</u> поток команд обрабатывает <u>много</u> потоков данных. Отсюда понятно и сокращённое название ЭВМ такой архитектуры — ОКМД (по-английски SIMD: Single Instruction Multiple Data).<sup>2</sup>

<sup>&</sup>lt;sup>1</sup> В настоящее время популярен также подход, при котором большое количество самостоятельных ЭВМ объединяются высокоскоростными шинами связи в вычислительный комплекс, называемый кластером. Такие кластеры могут состоять от нескольких десятков до сотен тысяч компьютеров, которые все могут параллельно решать одну большую задачу, обмениваясь между собой данными по высокоскоростным каналам связи.

<sup>&</sup>lt;sup>2</sup> В современных процессорах фирмы Intel тоже реализован набор команд, которые работают по схеме SIMD (как с вещественными, так и с целыми векторами).

Параллельная обработка команд и данных позволяет значительно увеличить производительность компьютера. Необходимо сказать, что в современных высокопроизводительных компьютерах обычно реализуется сразу несколько из рассмотренных выше уровней параллелизма. По оценкам за время развития вычислительной техники производительность компьютеров выросла примерно в миллиард раз. За это время произошло уменьшение времени такта работы с 2 мкс. (одна из первых ЭВМ EDSAC, 1949 год), до примерно 0.3 нс. в современных процессорных ядрах. Это дало прирост скорости только примерно в 5000 раз, всё остальное обеспечило развитие архитектуры параллельной обработки данных.

Познакомиться с историей развития параллельной обработки данных можно, например, по книгам [13,21]. Заметим, однако, что, несмотря на непрерывный рост мощности компьютеров, постоянно появляются все новые задачи, для счета которых необходимы ещё более мощные ЭВМ. Таким образом, к сожалению, рост сложности подлежащих решению задач все время *опережает* рост производительности компьютеров. Например, только для составления *местного* (например, для Московской области) и краткосрочного (на одни сутки вперед) *достоверного* прогноза погоды необходим компьютер с производительностью порядка 100 млрд. операций над вещественными числами в секунду [1].

Производительность мощных компьютеров меряется в единицах, называемых флопсами (flps). Один flps равен одной операции над длинными (двойной точности, 64-разрядными) вещественными числами в секунду (floating point per second). Подчеркнем, что это операции не над целыми, а именно над вещественными числами, которые для компьютера значительно более трудоемкие. Таким образом, для расчета такого очень простого прогноза погоды необходима производительность компьютера порядка 100 Gflops (100 Гфлопс). Производительность мощных современных супер-ЭВМ составляет от единиц до сотен  $\Pi$ e(н)тафлопс ( $\Pi$ флопс) ( $\Pi$ flps =  $\Pi$  flps).

Например, производительность теперь уже устаревшего суперкомпьютера серии IBM BlueGene/L выпуска 2005 года оценивалась в 138 Тфлопс,<sup>3</sup> он примерно в 1000 раз мощнее, чем знаменитый компьютер Deep Blue, которому в 1997 году проиграл в шахматы тогдашний чемпион мира Гарри Каспаров. Это вычислительная система, имеющая в своём составе 2<sup>16</sup> узлов, содержащих двухядерные процессоры PowerPC 440 с общей памятью (правда, для вычислений использовалось только одно ядро, второе ядро каждого узла занималось взаимодействием с остальными процессорами, и 1024 узла заняты операциями ввода/вывода). На каждом узле (кроме узлов ввода/вывода) мог вы-

 $^2$  В настоящее время набирает популярность и дополнительные методы оценки производительности ЭВМ, это отношение числа операций к единице затраченной электрической мощности (flops/BT) и числа операций к единице площади, занимаемой ЭВМ (flops/ $\mathrm{M}^2$ ).

<sup>&</sup>lt;sup>1</sup> Данная классификация компьютеров, предложенная Майклом Флинном, приведена здесь в упрощенном виде. У самого Флинна эта классификация более разветвленная, в каждом классе выделяются свои подклассы по способам связи между собой элементов вычислительной системы и единицам обрабатываемых данных.

<sup>&</sup>lt;sup>3</sup> Производительность мощных ЭВМ обычно оценивается с помощью особых тестов, например, тестов High-Performance LinPack benchmark (или просто LinPack), ориентированных на операции с вещественными числами. Данные о 500 самых мощных компьютерах по этой системе тестирования приведены на сайте <a href="http://www.top500.org">http://www.top500.org</a>, данные обновляются каждые полгода. Данные о 50 самых мощных суперкомпьютеров стран СНГ приведены на сайте <a href="http://top50.supercomputers.ru/newsfeed">http://top50.supercomputers.ru/newsfeed</a>.

полняться только один пользовательский процесс, по одному программному потоку на ядро. В среднем раз в 10 дней некоторый узел давал сбой, это требовало отбраковку этого узла и повторения вычислений, что, однако, не сказывалось на работоспособности всей ЭВМ. Максимальная скорость работы этой ЭВМ оценивается в  $4.6 \cdot 10^{14}$  команд в секунду.



Архитектура суперкомпьютера Blue Gene/P

Суперкомпьютеры имеют чёткую модульно-иерархическую структуру. В качестве примера слева показана архитектура суперкомпьютера Blue Gene/P фирмы IBM выпуска 2005 года. Видно, как из многоядерных микропроцессоров и устройств памяти последовательно собирается суперкомпьютер.

По состоянию на июнь 2008 года самым мощным суперкомпьютером считался гетерогенный (неоднородный) кластер Roadrunner фирмы IBM с производительностью 1026 Тфлопс. Этот компьютер состоит из 122400 ядер на базе процессоров PowerXCell 8i 3.2 Ghz, которые, собственно, и производят вычисления, и 6562 двухядерных процессоров AMD Opteron DC 1.8

GHz, которые управляют всей работой и обеспечивают ввод/вывод. Стоимость IBM Roadrunner составила 133 миллиона долларов. Суперкомпьютер занимает площадь свыше 500 квадратных метров и весит более 220 тонн, он потребляет 942.35 МВт, при этом энергоэффективность составляет 437 Mflops/Вт. Для сравнения, первая ЭВМ ENIAC выпуска 1946 года работала в десятичной системе счисления, занимала зал площадью 150 квадратных метров и весила около 30 тонн. Отсюда можно понять шутливое определение, что суперкомпьютер – это ЭВМ, которая весит более тонны.

В 2013 году российский суперкомпьютер "Ломоносов", установленный в Московском государственном университете на Ленинских Горах, находился на 17-м месте с производительностью 901 Тфлопс. Он содержит 12422 процессора Intel Xeon (разных моделей) с тактовой частотой 2.933 ГГц (общее число ядер 82468). Модернизированная версия "Ломоносов-2" 2016 года имеет производительность 2.1 Пфлопс, в 2019 году на 93 месте в списке ТОП-500.

Начиная с 2013 года, три года подряд лидером с производительностью 33.86 Пфлопс являлся суперкомпьютер Тіапһе-2 (Млечный путь-2), сконструированный в китайском Национальном университете оборонных технологий совместно с компанией Inspur. Этот компьютер установлен в Суперкомпьютерном центре в городе Гуанджоу, он содержит 16000 узлов, в каждом по два 12-тиядерных процессора Intel Xeon E5-2692 (частота 2.2 ГГц) и три специализированных сопроцессора Xeon Psi 31S1P по 57 ядер в каждом (частота 1.1 ГГц), узел оснащен оперативной памятью 88 Гб. Общее количество вычислительных ядер составляет 3.12 миллиона (384 тыс. Intel Xeon и 2736 тыс. Xeon Phi). Суперкомпьютер размещается примерно в 150 шкафах-стойках, потребляемая мощность 24 Мвт (хватит примерно на 16 тыс. квартир – большой микрорайон. Стоимость этого суперкомпьютера составляет около 390 млн. долларов.



Суперкомпьютер Sunway TaihuLight

Начиная с 2016 года лидерство среди суперкомпьютеров захватила машина китайского производства Sunway TaihuLight (Божественная сила света озера Тайху), с производительностью 93 Пфлопс, к тому же этот суперкомпьютер занимал третье место по энергоэффективности (6 Гфлопс/ватт, всего 28 Мвт). Эта ЭВМ содержит 40960 RISC процессоров китайского производства SW26010, каждый имеет 256 вычислительных и 4 управляющих ядра (всего 10.649.600 ядер). В 2019 году Sunway Taihu Light переместился на 3-е место.

<sup>&</sup>lt;sup>1</sup> Не так уж и много, современный дата центр потребляет порядка 100 Мвт. (на все дата центры расходуется около 1% мирового потребления электроэнергии). Для сравнения, Москва потребляет порядка 12000 мегаватт.

В 2018 году, после 5-летнего первенства китайских ЭВМ, лидерство перешло к американскому суперкомпьютеру фирмы IВМ Summit с пиковой производительностью 200 Пфлопс, он установлен в Национальной Лаборатории Ок-Ридж (США). Summit содержит 4608 узлов, в каждом из которых два 22-ядерных процессора IВМ Power9, плюс 6 графических процессоров NVidia Tesla V100, всего 2 414 592 вычислительных ядер. Эта супер-ЭВМ стоит 200 млн.долл., весит 340 тонн, занимает зал площадью 860 кв.м., стойки с оборудованием соединяются оптическими кабелями общей длиной 300 км. ЭВМ потребляет 15 Мвт, по её контуру охлаждения прокачивается 15 тонн воды в минуту. При отключении системы охлаждения и 90% нагрузке температура в машинном зале такой супер-ЭВМ начинает повышаться на один градус в секунду ...

Сейчас развёрнуты разработки супер-ЭВМ с проектной производительностью 1 экс(з)афлоп ( $10^{18}$  флопс). Китай объявил о планах создания к 2020 году такого суперкомпьютера Tianhe-3 (Млечный путь-3). Разработкой эксафлопсного компьютера Aurora занимается Министерство энергетики США, запуск планируется на 2021 год, эта супер-ЭВМ разместится в 200 стойках на площади 200 кв.м.



Суперкомпьютер IBM Summit

Разумеется, ЭВМ этого класса выпускаются в единичных экземплярах по специальному заказу. Необходимо также учитывать, что такая высокая производительность достигается суперкомпьютерами только на специальных задачах, допускающих глубокое распараллеливание вычислений. При выполнении "обычных" программ не удается загрузить работой большое количество вычислительных ядер и эффективность применения суперкомпьютеров для таких задач может упасть в несколько десятков и даже сотен тысяч раз.

Относительно высокую вычислительную мощность показывают и специализированные компьютеры. Например, игровая приставка седьмого поколения PlayStation 3 выпуска 2006 года показала производительность 2 Тфлопс, правда на коротких 32-разрядных, а не на длинных 64-разрядных вещественных числах.

Заканчивая первое знакомство с параллельной обработкой данных, необходимо сказать и о так называемых GRID-системах. GRID технология позволяет использовать для решения задач большое число не очень мощных (например, персональных) ЭВМ, объединенных в единую систему посредством не очень быстрых (например, сеть Интернет) каналов связи. GRID технология применима для решения сложных задач, которые допускают распараллеливание на очень большое число слабо связанных между собой подзадач (вариантов). Каждый узел GRID-системы получает с одного из центральных узлов (сайтов) для решения свою подзадачу с её входными данными, и после решения подзадачи отправляет результат своей работы назад центральному узлу, после чего получает для решения новую подзадачу и т.д. Существуют стандартные средства (например, Globus Toolkit, http://www.globus.org) для объединения в такую систему компьютеров с разными аппаратными платформами и работающими под управлением разных операционных систем.

Самым известным проектом GRID технологии считается проект SETI (Search for Extraterrestrial Intelligence) – некоммерческий проект для поиска внеземных цивилизаций с помощью свободных ресурсов на компьютерах пользователей, которые добровольно предоставляют эти ресурсы проекту. Обычно это персональные компьютеры, на которые ставится специальная программа заставки (хранителя экрана), на самом деле являющаяся клиентом сервера проекта. Во время простоя компьютера эта программа запускает на нём счет варианта задачи поиска. Другой известный проект, в котором использовалась GRID технология – расшифровка генома человека.

#### Вопросы и упражнения

- 1. Что такое расслоение оперативной памяти и для чего оно нужно?
- 2. Что такое память типа кэш и для чего она необходима? Почему эта память строится на схемах статической, а не динамической памяти?
- 3. Что такое конвейер процессора и как он работает?
- 4. Как будет работать конвейер, если в потоке выполняемых команд есть зависимость по данным?

<sup>&</sup>lt;sup>1</sup> Интересно отметить, что значительная часть парка суперкомпьютеров используется в игровой индустрии (в частности, и в Китае) для реализации виртуальных миров, в этих играх одновременно могут принимать участие десятки и сотни тысяч игроков.

- 5. Нарисуйте новую схему работы конвейера (см. таблицу 15.1) для оптимизированного фрагмента этой программы (без зависимостей по данным) и убедитесь, что там не будет пустых мест.
- 6. Как обрабатываются на конвейере команды условных переходов?
- 7. Почему работа конвейерной ЭВМ сильно замедляется при частых сигналах прерывания?
- 8. Какие компьютеры называются суперскалярными?
- 9. Что собой представляет шина?
- 10. Для чего нужен арбитр общей шины и как он работает?
- 11. Какие достоинства и недостатки имеет архитектура связи процессора с устройствами ввода/вывода при помощи общей шины?
- 12. Что такое канал ввода/вывода?
- 13. Что такое блокирующий и не блокирующий ввод/вывод?
- 14. Для чего нужна многовходовая оперативная память?
- 15. В чём главная идея архитектуры компьютеров с каналами ввода/вывода?
- 16. За счет чего достигается параллельная работа процессора и устройств ввода/вывода?
- 17. Когда может понадобиться синхронизовать работу процессора и устройства ввода/вывода?

<sup>1</sup> Сначала о скорости работы памяти. Доступом к основной (оперативной) памяти управляет специальная электронная схема – контроллер, именно к нему обращаются остальные устройства для обмена с ОЗУ. Сейчас контроллер располагается внутри процессора, он обслуживает все процессорные ядра и кэш-память. Обычно контроллер имеет две и более шин для связи с оперативной памятью, он, как говорят, является многоканальным. Например, двухканальный контроллер по каждой из двух 64-битных шин читает из основной памяти сразу по 16 байт с последовательными адресами. Как мы вскоре узнаем, считанные байты поступают не прямо в процессор, а в специальную промежуточную кэш-память. Кэш-память связана с процесорными ядрами более широкой шиной, обычно 256 бит.

Современная динамическая оперативная память быстрее всего работает в так называемом *потоковом* режиме, когда обмен производится сразу большими блоками (скажем, по 2 или 4 Кб). При этом на поиск первой ячейки с заданным начальным адресом тратится достаточно большое время (около 200 тактов), это так называемая *патентность* (задержка) памяти. Эта задержка тем больше, чем дальше новый адрес расположен относительно предыдущего адреса обмена. Дальнейшая скорость чтения и записи ячеек памяти с последовательными адресами резко возрастает, составляя 25-30 Гбайт в секунду. Таким образом, приведённое время 5-10 нс. является средним за достаточно большой промежуток времени. Можно сказать, что это нарушение принципа Фон Неймана однородности памяти. Любопытно отметить, что так же работала и память на уже упоминавшихся ранее ртутных линиях задержки в первых ЭВМ, построенных по схеме Фон Неймана. По схожему принципу устроена и память на жёстких магнитных дисках: после достаточно большого времени поиска нужного сектора на магнитной дорожке далее следует быстрое последовательное чтение секторов диска.

<u>Теперь о скорости выполнения команд в процессоре</u>. Сейчас в 1 нс. примерно 2-4 процессорных такта (частота процессора 2-4 Ггц). Сложные команды требуют больше тактов для своего выполнения, например, команда (целочисленного) умножения требует примерно в 3-5 раз больше тактов, чем сложение, а деления – в 20-25 раз больше (примерно столько же тактов занимает и деление *вещественных* чисел).

Школьный алгоритм умножения двух N-значных целых чисел по существу сводится к сложению (со сдвигом) "в столбик" N таких чисел, т.е. имеет сложность N (команд сложения). Первый алгоритм быстрого умножения целых чисел предложил в 1960 году математик A.A. Карацуба. Теоретически можно снизить сложность алгоритма целочисленного умножения до  $O(\log_2 N)$  сложений, такой алгоритм найден в марте 2019 года математиками Дэвидом Харви и Йорисом ван дер Хувеном, правда, он полезен только при умножении *очень* больших чисел. Реализованные сейчас в ЭВМ алгоритмы умножения имеют немного бо́льшую сложность. Вот и получается, что процессору для умножения двух 32-разрядных целых двоичных чисел требуется примерно  $\log_2 32 = 5$  операций сложения. Теоретически, используя упомянутые ранее асинхронные схемы, можно ухитриться сделать все 5 сложений за один такт, но обычно это не удаётся и требуется 3-4 такта. Быстрее работают двух и трёхадресные команды умножения нашей ЭВМ, которые дают только *младшую* часть произведения (т.е. работают не всегда правильно).

Для деления целых чисел дело обстоит хуже, этот алгоритм имеет сложность порядка  $(\log_2 N)^2$ , что и даёт для деления двух 32-разрядных двоичных чисел примерно 25-30 операций (вычитания). В современных RISC процессорах иногда реализуют более быстрый алгоритм, дающий только частное (без остатка), для его реализации необходимо много (например, 32 или 64) параллельно работающих схем вычитания. Разумеется, использования конвейера позволяет существенно увеличить скорость выполнения *потока* команд, среди которых не так много команд умножений и деления, которые будут выполняться параллельно с простыми арифметически-

ми и логическими командами. Более подробно об этом будет говориться далее, при объяснении принципов работы конвейера.

<sup>іі</sup> В литературе архитектура, в которой команды и данные хранятся в отдельных устройствах и для доступа к ним используются разные шины, называется Гарвардской (Harvard architecture), а архитектура с общей памятью команда и данных называется, как Вы уже знаете, архитектурой Фон Неймановской (иногда Принстонской, т.к. именно там тогда работал Фон Нейман). Гарвардская архитектура была впервые реализована в компьютере МАКК III в Гарвардском университете, на современных ЭВМ так обычно устроена только кэш-память первого уровня.

Процессоры Intel имеют раздельные кэши команд (L1I) и данных (L1D) первого уровня (обычно по 32-64 Кб), причем свои для каждого процессорного ядра. Кэш-память следующих уровней (L2 и L3) уже общая для команд и данных, обычно L2 своя у каждого ядра (примерно по 512 Кб), а L3 общая для всех процессорных ядер (примерно по 2 Мб на ядро). Быстрая статическая память L1 и L2 обычно работает на частоте процессора. Ширина шин связи между процессором и L1, а также между кэш памятями разного уровня обычно 256 или 512 бит.

На работу такой многоуровневой системы кэш-памяти может тратиться до 50% потребляемой процессором мощности, однако надо учесть, что при промахе кэша на обращение к основной DRAM памяти придётся потратить в 10 раз больше энергии.

Для самомодифицирующихся программ при записи в секцию кода соответствующая строка кэш-памяти команд автоматически обновляется из кэш-памяти данных, сбрасывается кэш декодированных команд (см. ниже), а модифицированные команды на конвейере помечаются как недействительные. Ясно, что такие самомодифицирующиеся программы хоть и возможны, но не приветствуются. Частая самомодификация кода резко снижает скорость работы, можно сказать, что процессоры Intel "притворяются", что имеют Фон Неймановскую архитектуру (т.е. не различают команды и данные), а на самом деле только эмулируют её, а всякая эмуляция, как известно, снижает производительность. В сложных случаях (программа выполняется на одном ядре, а модифицируется на другом) при этом возможна даже некорректная работа ЭВМ.

<sup>ііі</sup> Как уже говорилось, всё логическое адресное пространство оперативной памяти делится на страницы (обычно длиной по 4 Кб). Современные процессоры могут назначать разным областям памяти свои режимы (как говорят, *политики*) работы с кэш памятью. Можно назначать разные политики для всей памяти, памяти одной задачи (из её текущего каталога страниц), а с помощью специальных регистров MTRRs (Memory Type Range Registers) для около сотни различных областей физической памяти, а также отдельным страницам через их атрибуты.

При записи данных из порта конвейера они сначала поступают в так называемый буфер сохранения (Store Buffer). Из этого буфера данные направляются либо в L1D кэш, либо сразу в оперативную память, это делается параллельно с выполнением в этом порте следующей микрооперации. Типичными являются следующие политики (стратегии) записи (Write Policies) в память.

Write Protected (WP). Запись запрещена, эта область памяти полностью закрыта на запись.

Write Back (WB). Полное кэширование. Это "обычная" запись только в кэш, в память она попадёт, если данная строка будет удалена из кэшей всех уровней. Эта память допускает спекулятивное чтение команд и данных одновременно для двух ветвей условных операторов (об этом будет говориться далее, при рассмотрении работы конвейера). Это политика по умолчанию, если данная область памяти не подпадает под действие остальных политик.

Write Through (WT). Так называемая *сквозная запись*, т.е. запись в кэш и одновременно (принудительно) в основную память.

Write Combining (WC). Запись в память через буфер, вмещающей всего одну строку кэш памяти первого уровня. Это буфер можно считать своеобразным "микрокэшем". При записи данных с близкими адресами, такие данные сначала накапливаются в этом буфере, пока не наберётся целая строка кэш. Важно, что при этом теряется порядок, с которым записываются данные, это более эффективно, но для некоторых программ может быть неприемлемо.

<u>Uncacheable</u> (UC). Кэширование запрещено, запись только в память. Обычно используется для буферов ввода/вывода, данные из которых драйверы должны сразу направлять во внешние устройства, скажем, на диск. Спекулятивное чтение команд и данных запрещено. Строго соблюдается последовательность операций (данные одной команды не могут попасть в память раньше данных из предыдущих команд). Различают строгую и мягкую политику UC, для мягкой возможно использование политики WC. Программист может сделать секцию своей программы некэшируемой, задав параметр К для редактора внешних связей, например:

link /subsystem:console /section:.data, K p.obj

Этот режим не действует для записи в память с вещественных регистров (включая векторные). Такое ограничение несущественно, так как современные процессоры имеют специальные команды, которые пишут дан-

ные с регистров (включая векторные) сразу в память, минуя кэш. Например, для обычных регистров это команда movnti m32, r32. Для векторных регистров томов память как обычно, через L1D кэш, а вот команда movntique m256, ymm0 пишет с регистра прямо в память, минуя кэш (требуется MASM 10.xx). Буквы nt в коде операции означает Non-Temporal, т.е. это данные "не временные" (не обладающие временной локальностью), они в ближайшее время процессору не понадобятся, и пусть они лучше не "засоряют" кэш. Ясно, что при этом адрес записи не должен попадать в страницу с атрибутом Write Protected. Не надо понимать слова "минуя кэш" слишком буквально, при этом обязательно проверяется, что ни в каком кэше (во всех ядрах) не осталось старой копии этих данных, иначе они удаляются из кэш памяти (точнее, соответствующие строки кэш помечаются как недействительные). Команды не временного обмена выполняются примерно в 400 раз медленнее, чем обычные команды, так что их надо использовать с осторожностью, только если Вы точно знаете, что делаете. Их эффективно использовать только для обмена объёмом не менее 512 Кб.

Конечно, существуют и соответствующие политики для чтения (Read Policies) из памяти команд и данных. Отдельно стоит упомянуть технологию Intel SGX (Software Guard Extensions), для этого с 2015 года в процессорах появился набор новых команд. Эта технология позволяет создавать в виртуальной памяти так называемые анклавы (Enclave) — защищённые области памяти PRM (Processor Reserved Memory). В отличие от обычных страниц виртуальной памяти, каждая страница PRM может принадлежать только одному анклаву. Обмен с такими областями памяти производится процессором с помощью аппаратного модуля шифрования МЕЕ (Memory Encryption Engine).

В анклавах можно запускать приложения, надёжно защищённые от других программ, даже работающих в режиме ядра, супервизора или системного управления. Привилегированные программы, конечно могут пытаться читать и писать в память анклава, но, без правильного ключа шифрования, модуль МЕЕ будет выдавать исключения по защите памяти. Новые команды SGX позволяют передавать управление внутрь анклава, эти команды реализуют механизм, аналогичный переключению в защищённый режим работы. При возникновении прерывания процессор сначала выполняет так называемый Асинхронный Выход из Анклава АЕХ (Asynchronous Enclave Exit), при этом переключается в режим пользователя, а лишь затем производит аппаратную обработку этого прерывания. Отметим, что область сохранения SSE защищённого процесса при этом находиться внутри анклава. Для работы с виртуальными страницами памяти анклава процессор тоже использует специальные команды SGX.

Можно также упомянуть, что с 2017 года в Intel появился новый набор команд ТМЕ (Total Memory Encryption) для полного шифрования DRAM. Шифрование производится в контроллере памяти, так что в процессоре и кэш памяти данные по прежнему содержаться в незашифрованном виде. Включение и выключение шифрования производится через BIOS.

<sup>iv</sup> Обеспечение когерентности памяти является одной из сложнейших проблем в современных процессорах. К сожалению, современные (многоядерные) процессоры так сложны, что содержат многочисленные ошибки (от десятков до сотен) в реализации каждой конкретной модели процессора. Обычно это "хитрые" ошибки, возникающие при очень редком стечении обстоятельств. Большая часть этих ошибок связана именно с ошибками в межъядерных взаимодействиях. В "серьёзных" организациях дело доходит до того, что в ключевых управляющих компьютерах в процессоре отключают все ядра, кроме одного. О методах борьбы с аппаратными ошибками немного говорится далее в разделе, посвящённом принципу микропрограммного управления.

Кэш память называется эксклюзивной (Exclusive), если информация может находится в кэш памяти только одного уровня (уникальна). Наоборот, кэш-память называется инклюзивной (Inclusive), если кэш L2 содержит в себе данные, которые уже находятся в L1 кэше, а кэш L3 – данные кэша L2. Неэксклюзивная кэш память может вести себя как угодно. Процессоры Intel традиционно используют неэксклюзивный кэш, а процессоры AMD – эксклюзивный.

Для обеспечения когерентности кэшей существует несколько протоколов, в основном это протокол под именем MESI (Modified/Exclusive/Shared/Invalid), сейчас используются его модификации. По этому протоколу к каждой строке кэш памяти (всех уровней) прилагается двух битовый тэг, который имеет следующие значения:

- М эта строка кэша изменена (модифицирована Modified). Если определённая область основной памяти считана в один или несколько кэшей (разных ядер!), то строка только в одном кэше может иметь такой тэг. Этот тэг означает, что данная строка была изменена соответствующим ядром, но до основной памяти эти изменения еще не дошли (там они устаревшие). Ядро-хозяин этого кэша может читать и писать в такую строку без опроса остальных кэшей.
- Е эксклюзивная (Exclusive) строка. Имеющая такой тег строка, так же, как и строка с М-тегом, может находиться только в одном кэше. Данные в такой строке полностью идентичны данным в основной памяти, а в других кэшах эта строка отсутствует. Своё процессорное ядро может спокойно читать и писать в такую строку, однако после любой записи данная строка меняет свой тэг на значение М (Modified).

- S разделяемая (Shared) строка. Несколько строк с этим тегом могут одновременно содержаться в разных кэшах и использоваться совместно, чтение из таких строк не вызывает проблем. В то же время запросы на запись всегда синхронизируются, это приводит к тому, что строка модифицирутся только в одном кэше, а содержание основной памяти обновляется. При этом все строки с таким адресов в остальных кэшах помечаются тэгом I (Invalid) как недействительные.
- I недействительная (Invalid) строка. Этим тэгом помечаются пустые строки, а также строки содержащие устаревшие данные. Попытка доступа к такой строке приводит к промаху кэша.

Как видно, этот протокол требует, чтобы контроллеры всех кэшей активно общались между собой по широковещательным (один передаёт, остальные слушают) шинам. Эта технология называется Snooping ("Подглядывание"), контроллер каждого ядра "присматривает" за кэш памятью остальных ядер.

В качестве примера разберём случай, когда производится запись данных в отсутствующую строку (случается промах кэша), значит, эту строку нужно сначала загрузить в свой кэш, а лишь потом модифицировать. Перед операцией чтения контроллер посылает широковещательное сообщение, и, пусть данная строка содержится в каком-нибудь другом кэше. Рассмотрим два случая:

- 1) если строка в другом кэше имеет тег М (модифицирована), то чтение строки в первый кэш задерживается. Сначала ядро кэша с модифицированной строкой получает сигнал и записывает эту строку в основную память и присваивает своей строке тэг I (недействительная). а лишь затем возобновляется чтение строки в первый кэш. Затем ядро первого кэша модифицирует считанную строку и присваивает ей тэг М, при этом ни в одном другом кэше и в основной памяти нет правильной копии этой строки;
- 2) если строки в другом кэше не имеют тег M (не модифицированы), то чтение строки в первый кэш не задерживается, а все стоки в других кэшах получают тэг I (недействительны).

<sup>v</sup> Впервые такой режим работы конвейера, называемый OoO (Out of Order), реализован Сеймуром Креем (Seymour Cray) в ЭВМ CDC 6600 в 1964 году, а на персональных ЭВМ в процессоре Intel Pentium Pro в 1995 году. Отметим, что такая техника переупорядочивания операций практически не применима для *вещественных* чисел, так как операции над ними в дискретной математике не ассоциативны, то есть в общем случае  $(x+y)+z \neq x+(y+z)$ . Блок OoO требует десятки миллионов вентилей и потребляет много энергии, поэтому в простых и экономичных процессорах (например, Intel Atom) он может не реализовываться (или банально отключаться  $\overline{\omega}$ ).

Обычно, когда процессор переупорядочивает команды для из внеочередного выполнения, невозможно переставить операцию чтения из памяти (Load) перед записью (Store) из-за возможной зависимости по данным. Современные процессоры, однако, пытаются устранить эту зависимость с помощью особой технологии под трудно переводимым названием Memory Disambiguation. По существу, это спекулятивное чтение данных "впрок", которые, возможно, в дальнейшем и не понадобятся. Этот метод, как и спекулятивное выполнение команд, может повысить скорость счета программы на 5-20%, однако потенциально опасен. В частности, именно эту технологию используют аппаратные уязвимости Spectre и Meltdown, о которых уже упоминалось ранее.

Попытка устранить эти уязвимости, отключив Memory Disambiguation, естественно, сразу снижает скорость выполнения программ. Современные версии ОС Линукс дают выполняющейся программе самой выбирать, стоит ли выключать спекулятивное чтение данных.

Иногда программист может и сам "подсказать" компилятору, какая ветвь условного оператора будет более вероятной, написав после логического выражения его предпочтительный результат, например в условном операторе языка С для компиляторе GCC (версии >= 2.96):

```
if (__builtin_expect(X==Y,0)) { A } else { B } программист сообщает о том, что, скорее всего, логическое выражение X==Y будет иметь значение 0 (false) и, следовательно, будет выполняться оператор В из ветви else.
```

Разумеется, можно написать программу, для которой невозможно собрать статистику предпочтительного условного перехода, например:

```
L1:x:=random; if x<0 then goto L2;...L2: goto L1;
```

<sup>&</sup>lt;sup>vi</sup> Вероятность удачного предсказания ветвления после небольшого "разгонного" периода счета программы у современных конвейерных ЭВМ может доходить до 99%. Это очень существенно, так как на конвейерах одновременно исполняются около 60 команд, в них по статистике примерно 15-20% условных переходов. Неверные предсказания перехода (Branch Misprediction) обрабатываются двумя "обработчиками промахов", это приводит к сбросу буфера предвыборки команд, буфера микроопераций и перезагрузке конвейера, что обходится примерно в 10-20 процессорных тактов.

Начиная с процессоров Intel Pentium 4 NetBurst, компилятор с языка высокого уровня, или программист на Ассемблере может прямо "подсказать" конвейеру вероятность условного перехода. Для этого необходимо перед командой условного перехода поставить однобайтную команду-префикс вероятности перехода (ветвления):

```
      db
      3Eh; 3Eh=ds: - больша́я вероятность перехода

      je
      L

      db
      2Eh; 2Eh=cs: - малая вероятность перехода

      jg
      L
```

Для команд, которые обращаются в память за *операндами*, 3Eh и 2Eh являются командами-префиксами смены сегментного регистра, используемого по умолчанию, на регистры **ds**: и **cs**: соответственно. Здесь используется тот факт, что менять сегментный регистр для команд перехода бесполезно, т.к. команды читаются только из кодового сегмента **cs**:. К сожалению, Ассемблер MASM 6.14 игнорирует префиксы в команде перехода, например, в **je ds**: L, поэтому пришлось задавать их в виде байтовых констант **db** в секции кода. Сейчас и компиляторы и процессоры обычно <u>игнорируют</u> такие "подсказки", так как считают (и не без оснований), что сами могут предсказать переходы лучше, а мнение программиста можно не учитывать ...

<sup>vii</sup> Отметим, что на *векторных* AVX2 регистрах можно выполнять 3-адресные операции над, например, 4элементными векторами вещественных чисел одинарной и двойной точности (нужен Ассемблер MASM 10.xx):

```
.data
   X zmmq (?); var X:array[0..7] of double (dq)
   Y zmmq (?); var Y:array[0..7] of double
.code
                zmm0,X;
                              zmm0:=X[7..0]
   vmovups
                zmm0,X;
                              zmm0:=m512 можно и просто 512 бит
  vmovdga
                zmm1, zmm0, Y; zmm1:=zmm0+Y=X+Y
   vaddps
   vmovaps
                X,zmm1;
                              X := X + Y
   vfmadd231ps zmm0, X, zmm1; zmm0:=X*ymm1+ymm0
   231 \Rightarrow op2*op3+op1; 321 \Rightarrow op3*op2+op1 и т.д.
   vmovaps
                X,zmm0;
                               X := X * (X+Y) + X
                X,ymm0;
                               Запись 64 байт, минуя кэш
   vmovNTda
```

Как всегда, не надо забывать о перевёрнутом представлении данных в памяти. Обратите внимание на команду **vfmadd231pd**, она относится к так называемым 3-х адресным командам FMA (Fused Multiply Add), реализующим 3-адресные команды вида A:=A\*B+C, а есть и 4-адресные команды для операций вида D:=A\*B+C. Одним из преимуществ таких "составных" команд является отсутствие промежуточного округления после умножения A\*B, что позволяет поднять точность вычислений, например, пусть

Однако, если операцию D:=A\*B+C выполнить как векторную команду **vpmacsdd** D, A, B, C, то будет D:=A\*B+C= $2^{-103}$ .

На векторном регистре возможны также так называемые *горизонтальные* операции, например, горизонтальная сумма векторов X и Y:

```
vmovapd ymm1,X; ymm1:=X[3..0]
vhaddpd ymm0,ymm1,Y
ymm0:={X[3]+X[2],X[1]+X[0],Y[3]+Y[2],Y[1]+Y[0]}
```

Любопытно, что, как и "обычные" вещественные регистры st(0)-st(7), векторные регистры могут быть "пустыми", не содержащими чисел, работать с такими регистрами нельзя. А вот пример операции над двумя целочисленных векторами в упоминавшемся ранее режиме с насыщением

```
; Multiply Accumulate with Saturation Doubleword to Doubleword [m64]
    vpmacsdd ymm0, ymm1, ymm2, ymm3/m256
; for i:=3 to 0 do ymm0[i]:=ymm1[i]*ymm2[i]+ymm3/m256[i]
```

● Это новый мир удивительных возможностей для работы со сложными структурами данных (векторами, матрицами, изображениями, строками символов и т.д.) для вещественной (и целочисленной!) арифметики.